2022年2022年汇编语言与接口技术复习资料 .pdf
《2022年2022年汇编语言与接口技术复习资料 .pdf》由会员分享,可在线阅读,更多相关《2022年2022年汇编语言与接口技术复习资料 .pdf(21页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、一、填空题8088 的 ALE 引脚的作用是 _。锁存复用线上的地址在 8088 读存储器周期中,采样Ready 线的目的是 _。确定是否在T3周期后插入Tw周期8088 在访问 4 个当前段时, 代码段、 数据段及堆栈段的偏移量分别由_、_和_提供。 IP由寻址方式决定的16 位偏移量SP 微型计算机由_、_和_组成。微处理器存储器I/O 接口电路在 IBM PC/XT 中,外设是通过_器件对CPU 产生中断请求。这些中断的中断类型码为 _。825908HOFH 8088 中的指令INTn用_指定中断类型。N 一片 8255A 端口 A 有_种工作方式,端口B 有_种工作方式。32 串行异步
2、接口在接收时是由_寄存器将串行数据转换成并行数据。在发送时,是由_寄存器将并行数据转换成串行数据。接收移位发送移位软件通常分为_和_两大类。系统软件应用软件计算机硬件由_、_、存储器、 输入设备和输出设备五大部件组成。运算器控制器奇偶校验法只能发现_数个错,不能检查无错或_数个错。奇偶八进制数 37.4Q 转换成二进制数为_。11111.1B 数 x 的真值 -0.1011B,其原码表示为_。 1.1011B 在浮点加减法运算过程中,在需要 _或_时,尾数向右移位。 对阶向右规格化8086CPU 芯片的结构特点是将_部件与 _部件分开, 目的是减少总线的空闲时间,提高指令执行速度。运算总线接口
3、指令通常由 _和_两部分组成。操作码地址码微程序入口地址是根据_通过 _产生的。指令操作码微地址产生部件要组成容量为4K*8 位的存储器,需要_片 4K*1 位的静态RAM 芯片并联,或者需要_片 1K*8 位的静态RAM 芯片串联。 8 4 根据目前常用的存储介质可以反存储器分为_、_和光存储器三种。磁表面存储器半导体存储器主机 CPU 和 IOP 之间的通信,原则上是通过共享_来实现的。主存储器DMA 数据传送过程可以分为_、数据块传送和_三个阶段。传送前预处理 传送后处理汉字在计算机内部存储、传输和检索的代码称为汉字_,汉字输入码到该代码的变换由 _来完成。内码代码转换程序名师资料总结
4、- - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 21 页 - - - - - - - - - 显示器的刷新存储器(或称显示缓冲器)的容量是由 _和_决定的。 图象分辨率灰度级80386 支撑的两种操作方式是_和_。实方式保护方式微机系统中的时序信号一般分成三级,分别是_、_和_。时钟周期,总线周期,指令周期微型计算机中的总线主要包括_总线、_总线和 _总线。 数据, 地址,控制IF 属于 8086 的_寄存器,该位为1 表示 _。标志,中断允许现要求将 8253 的计数器 2 设置为方
5、式2,采用二进制计数,计数器初值设置为1035,则完成此要求的控制字是_,送往计数器2 高字节的二进制值应为_,送往计数器 2 低字节的二进制值应为_。B4H,07H,04H 硬件中断可分为_和_两种。可屏蔽中断,非屏蔽中断如果将 8255A 的引脚 A1、A0 分别接系统地址总线的A1、A0,并设 A口的 I/O 端口地址为 100H,则该 8255A的控制字端口地址为_。103H 某定时数据采集系统中,8 位 ADC的输入电压范围为05V, 其转换结果存入单元BUF1 。若(BUF1)=40H,则对应的输入电压是_。1.25V 设字长为八位,有x= 1,y=124,则有: x y补=_,
6、x y补=_;01111011 10000011 数 制 转 换 : 247.86= H =_BCD; F7 DCH 001001000111 10000110 BCD 在 8086CPU 中,由于 BIU 和 EU 分开,所以 _和_ 可以重叠操作, 提高了 CPU的利用率;取指令执行指令8086 的中断向量表位于内存的_区域,它可以容纳_个中断向量,每一个向量占 _ 个字节;00000H003FFH 区256 个4 个8086 系统中, 地址 FFFF0H 是_ 地址; CPU 复位以后执行第一条指令的地址8086CPU 的 MN/MX引脚的作用是 _;决定 CPU 工作在什么模式(最小
7、/最大 ) 8251 芯片中设立了 _、_ 和_三种出错标志;奇/偶错帧格式错溢出错8086CPU 中典型总线周期由_个时钟周期组成, 其中 T1期间,CPU 输出_信息;如有必要时,可以在_两个时钟周期之间插入1 个或多个TW等待周期。 4 个地址T3和 T4名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 21 页 - - - - - - - - - 8259A 共有 _个可编程的寄存器,它们分别用于接受CPU 送来的 _命令字和_命令字。 7 个初始化操作为保证动态R
8、AM 的内容不消失,需要进行操作。刷新8 位 D/A 转换器, 若满量程电压为5V,分辨率所对应的电压为mV 。当输入的数字量为H 时,转换后输出电压为3.5V。 19.5mv, B3H DAC0832 的三种工作方式为、。 双缓冲方式,单缓冲方式,直通方式若8253定 时 器0 的 时 钟 脉 冲 为1MHz , 在 二 进 制 计 数 时 的 最 大 定 时 时 间 为ms,此时计数器的初值应置为。65.536,0 8086/8088CPU 由和两部分组成,8086CPU 与 8088CPU的主要区别是和。EU,BIU ,区别:外部数据总线8086 是 16 位, 8088 是 8 位 B
9、IU 指令队列 8086 是6 字节, 8088 是 4 字节若一个数据块在内存中的起始地址为9E40H :C52AH ,则这个数据块的起始地址的物理地址为。AA92AH 设堆栈指针 (SP)=6318H,此时若将AX 、BX、CX 、DX依次推入堆栈后,(SP)=。6310H某 8086 微处理器系统中设计了一个存储为16KB的 SRAM 存储器模块,如果该存储器模块的起始地址为80000H,则该存储器模块的末地址为。若用于该存储器模块片选译码的地址信号线为A17、A18、A19,则该模块片选信号CS 的逻辑表达式为:CS=。83FFFH, A19A*18A*17=100INT 80H 指令
10、的中断向量存放在:中。 0000H,0200H 8086CPU的一个最基本的总线周期需个时钟周期。 4在串行通信中, RS232标准电平与TTL 电平是否兼容?答案是;将 RS232的电平范围规定为逻辑“ 0” ,即低电平。否515VINTA是 8086CPU对 8259 中断控制器的中断响应信号,INTA 包含两个负脉冲, 对于 8259来说,这两个负脉冲的含义是、。 第一个负脉冲到达时,8259A使当前中断服务寄存器ISR 中的相应位置1; 第二个负脉冲到达时,8259A将中断类型码送到数据总线的D7D0 ,CPU将此作为中断类型码。要使 8086CPU复位,要求 RESET引脚至少维持个
11、时钟周期的高电平,才有效。当复位信号RESET变为低电平启动时,8086CPU开始执行程序的存储单元的物理地址名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 21 页 - - - - - - - - - 为。 4, FFFF0H 欲使 8086CPU工作在最小模式,其引脚MN/MX应接 +5V或接地?答案是。应接+5V最小模式下8086CPU 的 READY引脚和HLDA引脚分别是输入或是输出引脚?答案是。READY 引脚是输入 , HLDA 引脚输出引脚若用 2164
12、的动态 RAM 芯片( 64K1 位)组成128KB的存储器系统,需要多少片2164芯片。答案是。16采用串行异步通信时,波特率为9600bps,8 位数据位,无奇偶校验,1 位停止位,那么连续传输9600 个 ASCII 码字符,至少需要秒。 9伪指令 ASSUME 的作用是。指示段地址与段寄存器的关系8086 向偶地址存储单元0 送一个字节数据时, 须执行一个总线周期, 在第一个 T 状态中, ALE 为, A0 为,WR为。 1 、0、0某时刻 8259A 的 IRR 内容是 06H,说明。某时刻 8259A 的 ISR 内容是 08H,说明。 若要屏蔽IR3 和 IR5 上的中断请求输
13、入, 则屏蔽字应为。 IR1、IR2有申请、 IR3 正在服务中、 00101000B8086 硬件中断申请输入信号引脚有个。 2用 3 片 8259A 中断控制器组成2 级主从式中断控制系统,最多可以管理的中断源为级。 2设当前的 SP=0FFFH ,执行 PUSHF 指令后, SP=H,若改为执行INT 20H指令后,则 SP=H。0FFDH 、0FF9H8086 、 80286、80386、80486 允许的中断最多个。 2568253 每个通道有种工作方式可供选择。 8253 的 CLK0接 2MHZ的时钟,欲使 OUT0产生频率为200HZ的方波信号,则8253 的计数初值应为,应选
14、用的工作方式是。方式控制字为。6,20000,3,00110110B二、选择题8 位定点原码整数10100011B 的真值为( B ) 。A.+0100011B B.-0100011B C.+1011101B D.-1011101B 若某数 x 的真值为 -0.1010, 在计算机中该数表示为1.0110, 则该数所用的编码为 (B) 。A.原码B.补码名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4 页,共 21 页 - - - - - - - - - C.反码D.移码某数在计算
15、机中用8421BCD 码表示为0011 1011 1000,其真值为(A) 。A.398 B.398H C.1630Q D.1110011000B 下列逻辑部件中, (C )不包括在运算器内。A.累加器B.状态条件寄存器C.指令寄存器D.ALU 在指令 ADDR , Ad 中, 源操作数在前, 目的操作数在后, 该指令执行的操作是(D ) 。A.( (R) ) +(Ad )-( Ad)B.( (R) ) +( (Ad) )-Ad C.( R)+( (Ad) )-(Ad)D.( (R) ) +(Ad )-Ad 在 ROM 存储器中必须有(C)电路。A.数据写入B.再生C.地址译码D.刷新DMA
16、传送控制的周期挪用法一般适用于(A)的情况。A.I/O 设备读写周期大于内存存储周期B.CPU 工作周期比内存周期长很多C.I/O 设备读写周期小于内存存储周期D.CPU 工作周期比内存存储周期小很多在多级存储体系中, cache 主存 结构的作用是解决(D )的问题。A.主存容量不足B.主存与辅存速度不匹配C.辅存与 CPU 速度不匹配D.主存与 CPU 速度不匹配计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为止绝大多数计算机仍是(D)式计算机。A.实时处理名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名
17、师精心整理 - - - - - - - 第 5 页,共 21 页 - - - - - - - - - B.智能化C.并行D.冯 诺依曼计算机系统总线中,可用于传送读、写信号的是(C )A、地址总线B、数据总线C、控制总线D、以上都不对若寄存器 A、B、C、D 的内容分别为18,19,20,21 时,依次执行 PUSH A ,PUSH B ,POP C,POP D 后,寄存器C 的内容为( B )A、18 B、19 C、20 D、21 CPU 执行算术运算指令不会影响的标志位是( D )A、溢出标志B、符号标志C、零标志D、方向标志下列 8086 指令中,对AX 的结果与其他三条指令不同的是(
18、D )A、MOV AX ,0 B、XOR AX ,AX C、SUB AX ,AX D、OR AX ,0 若 256K 位( bit)的 SRAM 芯片具有8 条数据线,则它具有的地址线条数为(B )A、14 B、15 C、17 D、18 有关 RS-232C 技术,下列说法中错误的是(C )A.可用于连接两台PC 机,进行数据传输。B.属于 DTE 与 DCE 之间的接口标准。C.为并行式传送。D.为串行式传送。为改善高速的CPU 与主存存取速度的不平衡,可采用( B )名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整
19、理 - - - - - - - 第 6 页,共 21 页 - - - - - - - - - A、虚拟存储器(Virtual Memory )B、高速缓存 (Cache) C、辅助 (Auxiliary) 存储器D、以上都不行80X86 微处理器 Pentium III 属于 _A_。A. CISC 微处理器B. 微控制器C. RISC 微处理器D. 位片式微处理器已知两个符号数X、Y 的补码分别为D6H 和 A5H,则 X+Y/2 补为 _D_。A. 28H OF=1 B. 28H OF=0 C. A8H OF=1 D. A8H OF=0 8086/8088 CPU 的内部结构由C 组成。A
20、. ALU 、EU、BIU B. 寄存器组、 ALU C. EU、BIU D. ALU 、BIU 、地址加法器8086/8088 CPU 构成系统的两种组态,与之有关的控制信号是B 。A. S0、S1、 S3 B. MN/MX C. TEST D. QS0,QS1 在不考虑段超越情况下,8086/8088 中 DI 寄存器给出的偏移地址位于_B_。A. DS 或 SS 段B. DS 或 ES 段C. DS 或 CS 段D. 仅 DS 段在 8086/8088 微机系统中,堆栈与堆栈指针SP的正确位置是 _D _。A. 堆栈在 CPU 中, SP也在 CPU 中B. 堆栈在 ROM 中,SP在
21、CPU 中C. 堆栈在 CPU 中, SP在 RAM 中D. 堆栈在 RAM 中, SP在 CPU 中构成 8086 系统 32KB 的存储空间,选择存储器的最佳方案是_C_。A. 一 片32K 8Bit B. 2片16K 8Bit C. 4片8K 8Bit D. 8 片 4K8Bit 80X86 CPU 可以访问的I/O 地址空间共有 _C1_, 使用的地址信号线为_B2_, CPU执行 OUT 输出指令时,向相应的I/O 接口芯片产生的有效控制信号是_D3_。A1. 256 B1. 1K C1. 64K D1. 128K A2. A7A0 B2. A15A0 C2. A15A1D2. A1
22、9A0A3. RD 低电平, WR 三态, M/IO 低电平B3. RD 三态, WR 低电平, M/IO 高电平C3.RD 低电平, WR 高电平, M/IO 高电平D3.RD 高电平 ,WR 低电平, M/IO 高电平8086/8088 中断系统可处理_B1_个中断源,中断类型码的范围为_A2_, 中断向量设置在内存_A3_, 优先权最高、最低的中断分别是_A4_ 。A1. 255 B1. 256 C1. 128 D1. 1024 A2. 0255 B2. 1255 C2. 0127 D2. 01023 A3. 00000H003FFH B3. 00400H007FFH C3. FFFFF
23、HFF800H A4. 除法出错 , 单步B4. NMI, 单步C4. NMI, INTR D4. 除法出错 , INTR 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 21 页 - - - - - - - - - 当 8253 定时器0 的时钟脉冲为1MHZ时,其二进制计数时的最大定时时间为B1 ,这时写入定时器的初值为A2 。A1. 65.535ms B1. 65.536ms C1. 131.71ms D1. 131.72ms A2. 0000H B2. FFFFH
24、 C2. 0001H D2. FFFEH 8255 工作于中断方式传送数据时,可供使用的8 位数据端口个数有_B 。A.1 B.2 C. 3 D. 4 12. 设异步串行通信时,每个字符对应1 个起始位, 7 个信息位, 1 个奇 /偶校验位和2个停止位,每秒传送这样字符240 个,其波特率为_B_ b/s。A . 2400 B. 2640 C. 1200 D. 1920 在汇编过程中不产生指令码,只用来指示汇编程序如何汇编的指令是_B_。A.汇编指令B.伪指令C.机器指令D.宏指令汇编语言源程序经汇编后,可直接生成_B_。A. .OBJ 及 .ASM 文件B. .OBJ 及.LST 文件C.
25、 .LST 及.ASM 文件D. .OBJ 、.LST 及.ASM 文件若 X=-31 ,Y=-8 ,字长 n8,采用补码运算求得XY补的结果是(B ) 。A. 10010111 B. 11101001 C. 10100111 D. 11011001 下列数中最大的数是(C ) 。A. (10000011)2 B. (10010101)BCDC. (92)16D. (101)10已知 DS2000H,SS1500H,BP0200H,传送指令 MOV AX ,BP+5 源操作数的寻址方式是(C ) ,物理地址是(A ) 。 A寄存器寻址B. 寄存器间接寻址C. 基址寻址D. 直接寻址 A 152
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年2022年汇编语言与接口技术复习资料 2022 汇编语言 接口 技术 复习资料
限制150内