2022年2022年计算机组成原理试题集钟 .pdf
《2022年2022年计算机组成原理试题集钟 .pdf》由会员分享,可在线阅读,更多相关《2022年2022年计算机组成原理试题集钟 .pdf(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1.数字电子计算机的主要特点是存储容量大、(运算速度快) , (运算精度高) 。2.计算机各组成部件相互连接方式,从早期的以 (存储器)为中心, 发展到现在以 (运算器)为中心。3.指令寄存器寄存的是(C )A、下一条要执行的指令B、已执行完了的指令C 、正在执行的指令D、要转移的指令4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么?解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU 性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。5,决定指令执行顺序的寄存器是(
2、PC),而记录指令执行结果的状态的寄存器是(状态字寄存器)6.最早提出“存储程序程序”概念的是(A )A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构?8.第一台电子计算机(ENIAC )是于 1946 年交付使用。9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。10.假定指令系统有m 条指令,指令操作码的位数为N 位,则 N 至少应当等于() 。11.用 n+1 位字长(含一位符号位) 表示原码定点整数时, 所能表示的数值范围是 (0 N ) ;用 n+1 位字长(含一位符号位
3、)表示原码定点小数时,所能表示的数值范围是()1. CPU 包括()两部分。A、ALU 和累加器B、ALU 和控制器C、运算器和控制器D、ALU 和主存储器C 2. 计算机运算速度的单位是() 。A、MTBF B、MIPS C、MHZ D、MB B 3. 若十六进数微AC.B ,则其十进制数为() 。A、254.54 B、2763 C、172.6875 D、172.625 C 4. 若十进制数据为137.5 则其八进制数为() 。A、89.8 B、211.4 C、211.5 D、1011111.101 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - -
4、 - - - - - 名师精心整理 - - - - - - - 第 1 页,共 14 页 - - - - - - - - - B 5. 若 x 补=0.1101010,则 x 原=() 。A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 D 6. 若脂用双符号位,则发生正溢的特征是:双符号位为() 。A、00 B、01 C、10 D、11 B 7. 补码加法运算是指() 。A、操作数用补码表示,连同符号位一起相加B、操作数用补码表示,根据符号位决定实际操作C、将操作数转化为原码后再相加D、取操作数绝对直接相知,符号位单独处理A 8. 原码乘法是()
5、 。A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘A 10. 浮点加减中的对阶的方法是() 。A、将较小的一个阶码调整到与较大的一个阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将加数的阶码调整到与被加数的阶码相同A 11. 在下列几种存储器中,CPU 可直接访问的是() 。A、主存储器B、磁盘C、磁带D、光盘A 13. 静态半导体存储器SRAM 指() 。A、在工作过程中,存储内容保持不变B、在断电后信息仍能维持不变C、不需动
6、态刷新D、芯片内部有自动刷新逻辑C 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 14 页 - - - - - - - - - 14. 半导体静态存储器SRAM 的存储原理是() 。A、依靠双稳态电路B、依靠定时刷新C、依靠读后再生D、信息不再变化A 15. 高速缓冲存储器Cache 一般采取() 。A、随机存取方式B、顺序存取方式C、半顺序存取方式D、只读不写方式A 16. 虚地址是() 。A、不存在的地址B、用户编程可使用的地址C、主存地址D、磁盘地址B 17. 堆
7、栈指针SP 是() 。A、栈顶单元内容B、栈顶单元地址C、栈底单元内容D、栈底单元地址B 18. 为了缩短指令中某个地址段的位数,有效的方法是采取() 。A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址D 19. 如果按变址方式读取操作数,则有效地址是指() 。A、指令中直接给出的地址B、变址计算获得的地址C、变址寄存器中存放的地址D、基址寄存器中存放的地址B 20. 在向上生长的堆栈中,如果出栈指令POPx 的操作定义为:M(x) M(SP) ;SP( SP)-1 则入栈指令PUSH X 应定义为() 。A、M(SP) M(x) ; SP( SP) 1 B、M( SP) M(x) ; SP
8、( SP) 1 C、SP( SP) 1;M(SP) M(x)D、SP( SP) 1;M(SP) M(x)C 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 14 页 - - - - - - - - - 22. 在不同速度的设备之间传送数据,() 。A、必须采用同步控制方式B、必须采用异步控制方式C、可以选用同步方式,也可选用异步方式D、必须采用应答方式C 23. 挂接在总线上的多个部件() 。A、只能分时向总线发送数据,并只能分时从总线接收数据B、只能分时向总线发送数据,
9、但可同时从总线接收数据C、可同时向总线发送数据,并同时从总线接收数据D、可同时向总线发送数据,但只能分时从总线接收数据B 24. 总线的数据通路宽度是指() 。A、能一次并行传送的数据位数B、可依次串行传送的数据位数C、单位时间内可传送的数据位数D、可一次传送的数据的最大值A 25. 串行接口是指() 。A、接口与系统总线之间串行传送,接口与I/O 设备之间串行传送B、接口与系统总线之间串行传送,接口与I/O 设备之间并行传送C、接口与系统总线之间并行传送,接口与I/O 设备之间串行传送D、接口与系统总线之间并行传送,接口与I/O 设备之间并行传送C 填空题:1. 系统软件主要包括:和及诊断程
10、序等。操作系统语言处理程序2. 任何进位计数制都包含基数和位权两个基本要素。十六进制的基数为,其中第 i 位的权为。16 16i 3. 8421BCD 码中,十进制数字“5”的 BCD 码的前面加上奇校验位后,为。10101 4. 设字长 8 位(含 1 位符号位),真值 X=-1011 ,则 X 原= 。10001011 6. 按照存储器的不同工作方式可以将存储器分为随机存取存储器(RAM ) 、顺序存取存储器( SAM )和。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4 页
11、,共 14 页 - - - - - - - - - 只读存储器( ROM )直接存取存储器(DAM )7. 有静态 RAM 与动态 RAM 可供选择,在构成大容量主存时,一般就选择。动态 RAM 8. 与静态 MOS 型存储器相比,动态MOS 型存储器的最大特点是存储信息需要不断地。刷新9. 主存储器进行两次连续、独立的操作(读/写)之间所需的时间称作。主存读 /写周期( TM )10. 程序访问的为 Cache 的引入提供了理论依据。局部性原理11. 某机器指令系统中,指令的操作码为8 位,则该指令系统最多可以有种指令。256 12. 如果零地址指令的操作数在内存中,则操作数地址隐式地由来指
12、明。堆栈指针( SP)13. 如指令中给出形式地址为D,则间接寻址方式获得操作数的有效地址为。以 D 为地址的存储单元的内容14. 如果说变址寻址方式主要是面向用户的,那么基址寻址一般是面向的。系统15. 在 CPU 的状态寄存器中,常设置以下状态位:零标志位(Z) ,负标志位( N) ,和。溢出标志位( V)进位或借位标志位(C)16. 在组合逻辑控制器中,当一条指令取出后,组合逻辑网络的输出分两部分,其主要部分是产生执行该指令所需的,另一部分送到,以便在执行步骤较短的情况下,控制下缩短指令的执行时间。控制信号,时序计数器17. 在微程序控制中,一个节拍中所需要的一组微命令,被编成一条。微指
13、令18. 系统总线是用来连接的总线。系统内部各大部件19. 输入输出的目的是实现和之间的信息传送。CPU 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 14 页 - - - - - - - - - 外设20. 目前微机系统上使用的鼠标器有两种类型,一种是,另一种是。机械式的光电式的21. 在现有的外存储器中,启示密度最高的是。光盘存储器22. 可以根据中断源在系统中的位置,将中断源分为内部中断和外部中断两类。一般运算器除法错是;键盘输入请求中断是。内中断外中断23. 在
14、不改变中断响应次序的条件下,通过可以改变中断处理次序。改写中断屏蔽字24. 在程序中断控制方式中,虽有中断请求,但为了保证禁止某些中断以提供某一特定的服务,这可以由CPU 中的触发器和为中断源设置的触发器控制实现。中断允许中断屏蔽25. 通道程序在内存中的首地址由给出。通道地址字26单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另外一个采用(隐含)寻址方法。27假定指令系统有m 条指令,指令操作码的位数为N 位,则 N 至少应当等于 2m3.用 n+1 位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0 |N| 2n-1 ) ; 用 n+1 位字长(含一位符
15、号位) 表示原码定点小数时,所能表示的数值范围是(0 |N| 1-2-n) ;28. 如果指令中的地址码为A,变址寄存器为X,基址寄存器为B,则变址间址寻址方式的操作地址 N( ( (X)+A ) )29采用立即寻址时, 操作数由 (地址码) 给出, 采用直接寻址时,指令中除了操作码以外,还要给出(操作数在存储器中的地址)30堆栈存取方式是(后进先出),在自底向上生成方式工作的堆栈中,入栈时,堆栈指针作何调整? (减) ,出栈时做何调整? (加)。入栈时调整指针和存入数据的次序是:先(调)后(存)31 16 位补码整数所能表达的最大整数是(2151) ,最小整数是(215)名师资料总结 - -
16、 -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 14 页 - - - - - - - - - 32指令系统的完整性,通常是指(完备性)和(有效性)33一般说来,按照CPU 内部操作数的存储方式,可以将机器(指令集)分为:(堆栈型)、 (累加器型)和(通用寄存器型)三种类型简答题:1. 8 位无符号整数和8 位定点原码整数的表示范围分别是多少? 8 位无符号整数的范围:0255。 8 位定点原码整数的范围:-127127。2. 在浮点数中,阶码的正负和尾数的正负各代表什么含意?对实际数值的正负
17、与大小有何影响? 阶码为正,表示将尾数扩大。 阶码为负,表示将尾数缩小。 尾数的正负代表浮点数的正负。3. SRAM 依靠什么存储信息?DRAM 依靠什么存储信息?何为存“0”?何为存“ 1”? SRAM 依靠双稳态电路(内部交叉反馈)存储信息,其中一种稳态为0,另一种稳态则为 1。 DRAM 依靠电容暂存电荷存储信息,充电至高电平为1,放电至低电平为0。4、静态存储器依靠什么存储信息?动态存储器又依靠什么原理存储信息?试比较它们的优缺点。 静态存储器以双稳态触发器为存储信息的物理单元,依靠内部交叉反馈保存信息。速度较快,不需动态刷新,但集成度稍低,功耗大。 动态存储器依靠电容上暂存电荷来存储
18、信息,电容上有电荷为1,无电荷为0。集成度高,功耗小,速度悄慢,需定时刷新。5. 存储器芯片中采用地址复用技术有什么优点?要增加一存储器芯片的容量时,其所需的地址线也要随之增加,如果采用地址复用技术,将把地址分批送入芯片。 这样可以保证不增加芯片的地址引脚,从而保证芯片的外部封装不变。6. 在“ Cache主存辅存”三级存储体系中,“ Cache主存”结构与“主存辅存”结构的引入各为了解决什么问题? “Cache主存”结构的引入是为了解决主存与CPU 速度不匹配的问题。 “主存辅存”结构的引入是为了解决主存储器容量不足的问题。7. 在 CPU 中,哪些寄存器属于控制用的指令部件?它们各起什么作
19、用? 程序计数器PC,提供取指地址,从而控制程序执行顺序。 指令寄存器IR,存放现行指令,作为产生各种微操作命令的基本逻辑依据。 状态寄存器SR,记录程序运行结果的某些特征标志,或用来设置程序运行方式与优名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 14 页 - - - - - - - - - 先级。参与形成某些微操作命令。8. 微程序控制器如何产生微指令?微指令、微程序与机器指令之间的对应关系如何? 微程序控制器是从控制存储器中读取微指令,从而产生微指令。 一条微指令
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年2022年计算机组成原理试题集钟 2022 计算机 组成 原理 试题
限制150内