quartusII使用初步.ppt
《quartusII使用初步.ppt》由会员分享,可在线阅读,更多相关《quartusII使用初步.ppt(61页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、Quartus II 8.0 简介EDA开发平台PLD/FPGA功能:设计输入、编译、逻辑综合、器件适配、设计仿真、定时分析、器件编程Quartus II使用方法使用方法 建立新项目 建立新Verilog HDL文件 编译项目 建立新块设计文件 功能仿真 分配器件及引脚 下载文件到开发板License 的设置License 的设置在终端下输入ipconfig /all,找到物理地址License 的设置license.dat里的XXXXXXXXXXXX用物理地址(例子里是50784c76e2b1)替换在License file 中导入license.dat一、建立新项目建立新项目:FileNe
2、w Project Wizard指定完项目目录后的界面指定完项目目录后的界面:项目名称、顶层设计实体名称缺省使用该目录名称。项目名称、顶层设计实体名称缺省使用该目录名称。项目名称一般可任取,但顶层设计实体名称一定要与将要设计的某个项目名称一般可任取,但顶层设计实体名称一定要与将要设计的某个文件同名。文件同名。FileNew 或 工具栏上的“新建”按钮在出现的“新建”界面的“Device Design Files”标签中选择“Verilog HDL File”。二、建立新VerilogHDL文件输入VerilogHDL源文件保存VerilogHDL源文件本例中的项目只有这一个文件,所以该Veri
3、logHDL源文件的名称与该项目的顶层设计实体名称相同,当然,该VerilogHDL源文件的名称一定与它内部的实体(“Entity”)名称相同。编译项目:菜单Processing-Start Compilation或工具栏的编译按钮三、编译项目四、建立新块设计文件使用Quartus II软件在进行数字逻辑设计时,除了可用VHDL进行设计外,还可以用“块文件”进行设计。用块文件进行数字逻辑设计一般就是用电子元器件进行设计,也即电路原理图设计。下面的例子介绍如何用块文件进行数字逻辑设计。在这个例子中,要实现的功能是这样的:AB and C指定项目目录、名称等 建立块文件在新建文件的“Device
4、Design Files”标签中选中“Block Diagram/Schematic File” 块文件编辑窗口为输入元器件,鼠标双击任意空白处。输入元器件的界面 输入或查找元器件输入“and2”,点击“OK”按钮结束。输入完“and2”器件后的界面输入“input”引脚输入完所需的所有器件后的界面连接器件 为输入、输出引脚命名双击要命名的输入或输出引脚,在出现的界面中的“Pin name”栏中为器件指定名称。指定完所有名称后的界面保存块文件并编译项目:菜单Processing-Start Compilation或工具栏的编译按钮建立波形文件为进行仿真需要建立波形文件。在“新建文件”的“Oth
5、er Files” 标签栏中选择Vector Waveform File”。五、仿真波形文件编辑器界面输入“节点”:在左侧空白栏处点击鼠标右键选择Insert Node or Bus; 或在空白处双击鼠标输入“节点”界面点击“Node Finder”按钮查询节点界面(注意,fliter 要选择Pin:all)点击“Start”按钮查询节点 查找后的界面被查找到的节点列在左侧栏中。本例中要使用所有节点,点击“”按钮把所有节点选中。选中完节点后的界面点击“OK”按钮结束。节点查找完成后的界面点击“OK”按钮结束。节点插入完成后的界面为输入节点指定波形选中“Pin”节点的10ns到20ns部分,然后
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- quartusII 使用 初步
限制150内