Cadence一级差分运放的仿真实现.ppt
《Cadence一级差分运放的仿真实现.ppt》由会员分享,可在线阅读,更多相关《Cadence一级差分运放的仿真实现.ppt(19页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 一级差分运放一级差分运放放大器是模拟与数字电路中的一个基本结构,对功耗、线性度、增益、速度、噪声都有较高的要求。差分放大器具有更强的抗干扰能力。运算放大器是模拟系统和混合系统中一个完整的模块,运放一般用来实现一个反馈系统差分输入,单端输出一级运放 仿真要求仿真要求 DC扫描扫描输入输出共模范围输入输出共模范围 AC分析分析 相位裕度相位裕度 输入输出共模范围输入输出共模范围 共模增益共模增益 共模抑制比(共模抑制比(CMRR) 电源抑制比(电源抑制比(PSRR) 实验步骤实验步骤一、启动Cadence,完成电路图的绘制 实验步骤实验步骤二、设置参数根据工艺,设定model name、Widt
2、h、Length。设定电源电压V0为1.8V,偏置电压源V1为0.6V。差分输入电压源分别设置为变量vin1、vin2。 实验步骤实验步骤三、DC扫描设定model library、设置仿真条件 实验步骤实验步骤设定DC扫描变量vin1,扫描范围01.8V,选择输出、参数分析 实验步骤实验步骤点击分析,可得出仿真结果仿真可以看出最小输入共模电压为0.8V左右,小于 0.8V的输入共模电平会使尾电流源M0进入线性区,M1,M2进入亚阈值导通状态;最大输入共模电压为1.4V左右,大于该值的输入共模电压很容易使M1,M2进入线性区。也可以随着Vin2的增大,输出摆幅越来越小。 实验步骤实验步骤四、相
3、位裕度,设定vin1、vin2的AC magnitude为0.5V、-0.5V 实验步骤实验步骤四、将plotting mode换为append,plot图像两次 实验步骤实验步骤仿真输出为mag,将图形换成phase、dB20表示,增益为0时,可看出相移为-106,即相位裕度为74。 实验步骤实验步骤五、差模增益从仿真结果可以看成,低频时,差模增益为175 实验步骤实验步骤六、共模增益将vin1,vin2的AC magnitude都设为1。 实验步骤实验步骤我们可以看到,即使电路是完全对称的,输出信号也会因为输入共模变化而变差。 实验步骤实验步骤七、共模抑制比所需要的差动增益与不希望的共模增益的比值来衡量对共模扰动的抑制能力。定义“共模抑制比”(CMRR)本实验中,低频时ACM大约为0.023,ADM大约为173,因此CMRR大约为75dB CMRR=CMDMAA 实验步骤实验步骤八、电源抑制比将vin1、vin2的AC magnitude设为0,电源的AC magnitude设为1 实验步骤实验步骤在低频时从VDD到VOUT的增益接近1。电源抑制比(PSRR)的定义为:从输入到输出的增益除以从电源到输出的增益。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Cadence 一级 差分运放 仿真 实现
限制150内