IC芯片封装流程学习课程.pptx
《IC芯片封装流程学习课程.pptx》由会员分享,可在线阅读,更多相关《IC芯片封装流程学习课程.pptx(43页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、FOL Back Grinding背面减薄背面减薄Taping粘胶带粘胶带BackGrinding磨片磨片De-Taping去胶带去胶带将从晶圆厂出来的将从晶圆厂出来的Wafer进行背面研磨,来减薄晶圆达到进行背面研磨,来减薄晶圆达到 封装需要的厚度(封装需要的厚度(8mils10mils););磨片时,需要在正面(磨片时,需要在正面(Active Area)贴胶带保护电路区域)贴胶带保护电路区域 同时研磨背面。研磨之后,去除胶带,测量厚度;同时研磨背面。研磨之后,去除胶带,测量厚度;第1页/共43页第一页,编辑于星期六:一点 十五分。FOL Wafer Saw晶圆切割晶圆切割Wafer Mo
2、unt晶圆安装晶圆安装Wafer Saw晶圆切割晶圆切割Wafer Wash清洗清洗将晶圆粘贴在蓝膜(将晶圆粘贴在蓝膜(Mylar)上,使得即使被切割开后,不会散落;)上,使得即使被切割开后,不会散落;通过通过Saw Blade将整片将整片Wafer切割成一个个独立的切割成一个个独立的Dice,方便后面的,方便后面的 Die Attach等工序;等工序;Wafer Wash主要清洗主要清洗Saw时候产生的各种粉尘,清洁时候产生的各种粉尘,清洁Wafer;第2页/共43页第二页,编辑于星期六:一点 十五分。FOL Wafer Saw晶圆切割晶圆切割Wafer Saw MachineSaw Bla
3、de(切割刀片切割刀片):Life Time:9001500M;Spindlier Speed:3050K rpm:Feed Speed:3050/s;第3页/共43页第三页,编辑于星期六:一点 十五分。FOL 2nd Optical Inspection二光检查二光检查主要是针对主要是针对Wafer Saw之后在显微镜下进行之后在显微镜下进行Wafer的外观检查,是否有出现的外观检查,是否有出现废品废品。Chipping Die 崩崩 边边第4页/共43页第四页,编辑于星期六:一点 十五分。FOL Die Attach 芯片粘接芯片粘接Write Epoxy点银浆点银浆Die Attach芯
4、片粘接芯片粘接Epoxy Cure银浆固化银浆固化Epoxy Storage:零下零下50度存放;度存放;Epoxy Aging:使用之前回温,除去使用之前回温,除去气泡;气泡;Epoxy Writing:点银浆于点银浆于L/F的的Pad上,上,Pattern可选可选;第5页/共43页第五页,编辑于星期六:一点 十五分。FOL Die Attach 芯片粘接芯片粘接芯片拾取过程:芯片拾取过程:1、Ejector Pin从从wafer下方的下方的Mylar顶起芯片,使之便于顶起芯片,使之便于 脱离蓝膜;脱离蓝膜;2、Collect/Pick up head从上方吸起芯片,完成从从上方吸起芯片,完
5、成从Wafer 到到L/F的运输过程;的运输过程;3、Collect以一定的力将芯片以一定的力将芯片Bond在点有银浆的在点有银浆的L/F 的的Pad上,具体位置可控;上,具体位置可控;4、Bond Head Resolution: X-0.2um;Y-0.5um;Z-1.25um;5、Bond Head Speed:1.3m/s;第6页/共43页第六页,编辑于星期六:一点 十五分。FOL Die Attach 芯片粘接芯片粘接Epoxy Write:Coverage 75%;Die Attach:Placement99.95%的高纯的高纯 度的锡(度的锡(Tin),为目前普遍采用的技术,符合
6、),为目前普遍采用的技术,符合 Rohs的要求;的要求; Tin-Lead:铅锡合金。:铅锡合金。Tin占占85%,Lead占占 15%,由于不符合,由于不符合Rohs,目前基本被淘汰;,目前基本被淘汰;第23页/共43页第二十三页,编辑于星期六:一点 十五分。EOL Post Annealing Bake(电镀退火)(电镀退火)目的:目的: 让无铅电镀后的产品在高温下烘烤一段时间,目的在于让无铅电镀后的产品在高温下烘烤一段时间,目的在于 消除电镀层潜在的晶须生长(消除电镀层潜在的晶须生长(Whisker Growth)的问题)的问题;条件:条件: 150+/-5C; 2Hrs;晶须晶须晶须,
7、又叫晶须,又叫Whisker,是指锡在长时间的,是指锡在长时间的潮湿环境和温度变化潮湿环境和温度变化环境下生长出的一种环境下生长出的一种须状晶体,可能导致须状晶体,可能导致产品引脚的短路产品引脚的短路。第24页/共43页第二十四页,编辑于星期六:一点 十五分。EOL Trim&Form(切筋成型)(切筋成型)Trim:将一条片的:将一条片的Lead Frame切割成单独的切割成单独的Unit(IC)的过程;)的过程;Form:对:对Trim后的后的IC产品进行引脚成型,达到工艺需要求的形状,产品进行引脚成型,达到工艺需要求的形状, 并放置进并放置进Tube或者或者Tray盘中;盘中;第25页/
8、共43页第二十五页,编辑于星期六:一点 十五分。EOL Trim&Form(切筋成型)(切筋成型)Cutting Tool&Forming PunchCutting DieStripper PadForming Die1234第26页/共43页第二十六页,编辑于星期六:一点 十五分。EOL Final Visual Inspection(第四道光检)(第四道光检)Final Visual Inspection-FVI在低倍放大镜下,对产品外观进行在低倍放大镜下,对产品外观进行检查。主要针对检查。主要针对EOL工艺可能产工艺可能产生的废品:例如生的废品:例如Molding缺陷,缺陷,电镀缺陷和电
9、镀缺陷和Trim/Form缺陷等;缺陷等;第27页/共43页第二十七页,编辑于星期六:一点 十五分。IC Process FlowCustomer客客 户户IC DesignIC设计设计Wafer Fab晶圆制造晶圆制造Wafer Probe晶圆测试晶圆测试Assembly& TestIC 封装测试封装测试SMTIC组装组装第28页/共43页第二十八页,编辑于星期六:一点 十五分。IC Package (IC的封装形式)的封装形式)Package-封装体:封装体:指芯片(指芯片(Die)和不同类型的框架()和不同类型的框架(L/F)和塑封料()和塑封料(EMC)形)形成的不同外形的封装体。成的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- IC 芯片 封装 流程 学习 课程
限制150内