2022年计算机组成原理知识点及复习题3.docx
《2022年计算机组成原理知识点及复习题3.docx》由会员分享,可在线阅读,更多相关《2022年计算机组成原理知识点及复习题3.docx(34页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选学习资料 - - - - - - - - - 运算机组成原理学问点及复习题1、运算机系统中的存贮器系统是指cache、主存贮器和外存贮器;2、冯 诺依曼机工作的基本方式的特点是按地址拜访并次序执行指令;3、某机字长32 位,其中1 位符号位, 31 位表示尾数;如用定点小数表示,就最大正小数为+(1 2-31);4、零地址指令的操作数一般隐含在寄存器中;5、算术/ 规律运算单元74181ALU 可完成;6、储备单元是指存放一个机器字的全部存贮元集合;7、在定点二进制运算器中,减法运算一般通过补码运算的二进制加法器来实现;8、相联存贮器是按内容指定方式进行寻址的存贮器;9、某运算机字长 32
2、 位,其储备容量为 4MB ,如按半字编址,它的寻址范畴是 2M ;10、 变址寻址方式中,操作数的有效地址等于变址寄存器内容加上形式地址(位移量)11、主存贮器和 CPU 之间增加 cache的目的是解决 CPU 和主存之间的速度匹配问题;12、 微程序存放在磁盘中;13、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采纳隐含寻址方式;14、 运算机使用总线结构的主要优点是便于实现积木化,同时削减了信息传输线的条数;15、 同步掌握是由统一时序信号掌握的方式;16、 串行总线主要用于连接主机与外围设备;17、 动态 RAM的特点是每隔肯定时间刷新一遍;18、 在
3、以下储备器中,半导体储备器可以作为主储备器;19、 运算机主频的周期是指时钟周期;20、 CPU芯片中的总线属于内部总线总线;21、电子运算机是一种不需要人工直接干预,和储备的电子设备;22、 总线特点:共享;分时23、地址总线由单方向的多根信号线组成,用于能够自动、 高速、精确的对各种信息进行处理CPU向主存、 外设传输地址信息;数据总线由双方向的多根信号线组成,CPU可以沿这些线从主存或外设读入数据,也可以沿这些线向主存或外设送出数据;掌握总线上传输的是掌握信息,包括 CPU送出的掌握命令和主存 / 外设反馈给 CPU的状态信号;24、 通道是承担 I/O 操作治理的主要部件;25、硬件通
4、常是指一切看得见,摸得到的设备实体;软件通常是泛指各类程序和文件,它们实际上是由一些算法以及其在运算机中的表示所构成的;26、 对于程序设计人员来说,硬件和软件在规律上是等价的;27、数据是运算机加工和处理的对象,能;数据的机器层次表示将直接影响到运算机的结构和性28、 所谓无符号数,就是整个机器字长的全部二进制位均表示数值位(没有符号位),相当 于数的肯定值;29、 对于真值 0,原码和反码各有两种不同的表示形式,而补码只有唯独的一种表示形式;30、原码、反码表示的正、负数范畴是对称的;但补码负数能多表示一个最负的数(肯定值 最大的负数) ,名师归纳总结 - - - - - - -第 1 页
5、,共 22 页精选学习资料 - - - - - - - - - 31、 如机器字长有 n+1 位,就:原码定点小数表示范畴为:-1-2-n 1-2-n -n 补码定点小数表示范畴为:-1 1-2 32、 如机器字长有 n+1 位,就:原码定点整数的表示范畴为:-2 n-1 2 n-1 -2 n 2 n-1 补码定点整数的表示范畴为:33、 一条指令就是机器语言的一个语句,它是一组有意义的二进制代码;34、 操作码:指明操作的性质及功能;35、 地址码:指明操作数的地址,特别情形下也可能直接给出操作数本身;36、 指令的长度是指一条指令中所包含的二进制代码的位数,它取决于操作码字段的长度、操作数
6、地址的个数及长度;37、查找下一条将要执行的指令地址称为指令寻址,指令寻址比较简洁,它又可以细分为顺序寻址和跳动寻址;38、 Cache 储备系统是为解决主存速度不足而提出来的;39、 虚拟储备系统是为解决主存容量不足而提出来的;40、 储备程序概念: 运算机(指硬件)应由运算器、储备器、掌握器、输入设备和输出设备五大基本部件组成; 运算机内部采纳二进制来表示指令和数据; 将编好的程序和 原始数据事先存入储备器中,然后再启动运算机工作,这就是储备程序的基本含义;41、输入设备的任务是把人们编好的程序和原始数据送到运算机中去,并且将它们转换成计 算机内部所能识别和接受的信息方式;42、 输出设备
7、的任务是将运算机的处理结果以人或其他设备所能接受的形式送出运算机;43、储备器是用来存放程序和数据的部件,它是一个记忆装置,也是运算机能够实现“ 储备程序掌握” 的基础;44、帮助储备器:设置在主机外部,数据,需要时再传送到主存;CPU不能直接拜访,用来存放临时不参加运行的程序和45、高速缓冲储备器:CPU可以直接拜访,用来存放当前正在执行的程序中的活跃部分(副本),以便快速地向 CPU供应指令和数据;46、运算器是对信息进行处理和运算的部件,常常进行的运算是算术运算和规律运算,因此运算器的核心是算术规律运算部件 ALU;47、掌握器是整个运算机的指挥中心;的寄存器;掌握器中主要包括时序掌握信
8、号形成部件和一些专用48、总线是一组能为多个部件服务的公共信息传送线路,它能分时地发送与接收各部件的信息;49、冯 诺依曼结构的储备器设计思想:是一种将程序指令储备器和数据储备器合并在一起的储备器结构;指令储备地址和数据储备地址指向同一个储备器的不同物理位置;50、哈佛结构的储备器设计思想:是一种将程序指令储备和数据储备分开的储备器结构;CPU第一到指令储备器中读取指令内容,译码后得到数据地址,再到相应的数据储备器中读取数据,并进行下一步的操作(通常是执行);51、硬件与软件的关系:硬件是运算机系统的物质基础,软件是运算机系统的灵魂;硬件和软件是相辅相成的,不行分割的整体;52、 硬件软化:原
9、先由硬件实现的操作改由软件来实现;它可以增强系统的功能和适应性;软件硬化:原先由软件实现的操作改由硬件来实现;它可以显著降低软件在时间上的开销;53、固件是指那些储备在能永久储存信息的器件(如 件;ROM)中的程序,是具有软件功能的硬名师归纳总结 - - - - - - -第 2 页,共 22 页精选学习资料 - - - - - - - - - 54、机器字长是指参加运算的数的基本位数,的;它是由加法器、 寄存器、 数据总线的位数打算55、 数据通路宽度:数据总线一次所能并行传送信息的位数,称为数据通路宽度;56、 主存容量:一个主储备器所能储备的全部信息量称为主存容量;57、 虚拟运算机是指
10、以软件或以软件为主实现的机器;58、用“ +” 、 “- ” 号加肯定值来表示数值的大小,用这种形式表示的数值在运算机技术中称为“ 真值” ;59、商定二进制数的最高位为符号位,“0” 表示正号,“1” 表示负号;这种在运算机中使用的表示数的形式称为机器数60、原码表示法的优点是直观易懂,机器数和真值间的相互转换很简洁,用原码实现乘、除运算的规章很简洁;缺点是实现加、减运算的规章较复杂;61、 8421 码又称为 NBCD码,其主要特点是: 它是一种有权码,四位二进制代码的位权从高到低分别为 8、4、2、1; 简洁直观;每个代码与它所代表的十进制数之间符合二进制数和十进制数相互转换的规章; 不
11、答应显现 10101111;这六个代码在 8421 码中是非法码;62、余 3 码其主要特点是: 这是一种无权码, 但也可看作是一种特别的有权码,即在 8421码的基础上加 +3(+0011)形成的,故称余 3 码;在这种编码中各位的“1” 不表示一个固定的十进制数值,因而不直观; 它也是一种对 9 的自补码; 不答应显现 00000010、11011111;这六个代码在余 3 码中是非法码;63、 程序中断方式:外设在作好输入/ 输出预备时,向主机发中断恳求,主机接到恳求后就临时中止原先执行的程序,转去执行中断服务程序对外部恳求进行处理,在中断处理完毕后返回原先的程序连续执行;64、 CPU
12、响应中断的条件:1 CPU 接收到中断恳求信号,第一中断源要发出中断恳求,同时 CPU仍要接收到这个中断恳求信号;2 CPU 答应中断, CPU答应中断即开中断;CPU内部有一个中断答应触发器,只有当其被置位时,CPU才可能响应中断源的中断恳求(中断开放);如其被复位, CPU处于不行中断状态,即使中断源有中断恳求,CPU也不响应(中断关闭);3 一条指令执行完毕,一般情形下,务时才能响应中断恳求;CPU 在一条指令执行完毕,且没有更紧迫的任65、 直接储备器存取(DMA)方式: DMA方式是在主储备器和外部设备之间开创直接的数据 通路,可以进行基本上不需要 CPU介入的主存和外设之间的信息传
13、送,这样不仅能保证 CPU 的高效率,而且能满意高速外设的需要;66、 中断源是指中断的来源,即任何引起运算机中断的大事;67、 中断全过程分为五个阶段:中断恳求、中断判优、中断响应、中断处理、中断返回;68、 通道掌握方式与 DMA方式的区分: DMA掌握器是通过特地设计的硬件掌握规律来实 现对数据传送的掌握;而通道就是一个具有特别功能的处理器,它具有自己的指令和程序,通过执行一个通道程序实现对数据传送的掌握,故通道具有更强的独立处理数据输入 / 输出 的功能; DMA 掌握器通常只能掌握一台或少数几台同类设备;而一个通道就可以同时控 制很多台同类或不同类的设备;受 CPU的 I/O 指令,
14、 按指令要求与指定的外设进行联系; 从主存取 69、通道的功能: 出属于该通道程序的通道指令,经译码后向设备掌握器和设备发送各种命令; 实施主存和外设间的数据传送; 从外设获得设备的状态信息,形成并储存通道本身的状态信息,依据要求将这些状态信息送到主存的指定单元,供 CPU使用; 将外设的中断恳求和通道 本身的中断恳求按次序准时报告 CPU;70、 设有一个 8 位信息为 10101100,试求海明编码的生成和校验过程;名师归纳总结 - - - - - - -第 3 页,共 22 页精选学习资料 - - - - - - - - - 1 编码生成 按偶校验有: P1=00100=1 P2=011
15、10=1 P3=0111=1 P4=0101=0 P5=001011=1 可得到用二进制表示的海明码为: 1 1 0 1 0 0 1 1 0 1 0 1 1 2 校验 假设传送后 H11(D7)位发生了错误: 1 1 1 1 0 0 1 1 0 1 0 1 1 出错检错的过程很简洁,只要将接受到的码字重新进行偶校验: S1=100101=1 11,指出 H11 出错;现在H11 S2=101111=1 S3=10111=0 S4=00111=1 S5=1001011=0 所以指误字为01011,其中低4 位有效,相应的十进制数是错成了“1” ,纠错就是将H11位取反让它复原为“0” ;即:错误
16、码: 1 1 1 1 0 0 1 1 0 1 0 1 1 订正后: 1 1 0 1 0 0 1 1 0 1 0 1 1 71、 挑选产生多项式为1011,把 4 位有效信息1100 编成 CRC码; MX=X3X2=1100 MX X3 =X6 X5=1100000 GX=X3X 1=1011 MXX311000001110010GX10111011MX X3RX=1100000 010 =1100010 72、 已知 A=0.1011 ,B=-0.1110 ,用补码求: A+B,要求写出运算过程; A 补=0.1011 ,B 补 =1.0010 0.1011 + 1.0010 1.1101
17、A+B 补=1.1101 ,A+B=-0.0011 名师归纳总结 - - - - - - -第 4 页,共 22 页精选学习资料 - - - - - - - - - 73、 已知 A=0.1011 ,B=-0.0010 ,用补码求: A-B,要求写出运算过程;A 补=0.1011 ,B 补=1.1110 , -B 补 =0.0010 0.1011 + 0.0010 0.1101 A-B 补=0.1101 , A-B=0.1101 74、 X=1011B=11D,Y=111B=7D X 补=0,1011 ,Y 补=0,0111 0,1 0 1 1 + 0,0 1 1 1 1,0 0 1 0 X+
18、Y 补=1,0010 , X+Y=-1110B=-14D 两正数相加结果为-14D,明显是错误的;75、 X=-1011B=-11D,Y=-111B=-7D X补=1,0101 Y补=1,1001 1,0 1 0 1 + 1,1 0 0 1 0,1 1 1 0 X+Y 补=0,1110 , X+Y=1110B=14D 两负数相加结果为14D,明显也是错误的;k位主MAR 地址总线CPU MDR 数据总线n位存容Read 量Write k 2MFC 字76、 CPU对主存进行读 / 写操作时,第一 读或写命令,并在数据总线上交换信息;1 读CPU在地址总线上给出地址信号,然后发出相应的名师归纳总
19、结 读操作是指从CPU送来的地址所指定的储备单元中取出信息,再送给 CPU,其操作过程是:第 5 页,共 22 页地址 MARAB CPU将地址信号送至地址总线 Read CPU发读命令 Wait for MFC 等待储备器工作完成信号- - - - - - -精选学习资料 - - - - - - - - - MARDBMDR 读出信息经数据总线送至CPU 2 写写操作是指将要写入的信息存入CPU所指定的储备单元中,其操作过程是:地址 MARAB CPU 将地址信号送至地址总线数据 MDRDB CPU 将要写入的数据送至数据总线 Write CPU 发写命令 Wait for MFC 等待储备
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022 计算机 组成 原理 知识点 复习题
限制150内