2022年锁存器、触发器、缓冲器的区别 .pdf
《2022年锁存器、触发器、缓冲器的区别 .pdf》由会员分享,可在线阅读,更多相关《2022年锁存器、触发器、缓冲器的区别 .pdf(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 ?一、锁存器锁存器( latch ) - 对脉冲电平敏感,在时钟脉冲的电平作用下改变状态锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能) 信号的电平值,仅当锁存器处于使能状态时,输出才会随着数据输入发生变化。锁存器不同于触发器,它不在锁存数据时,输出端的信号随输入信号变化,就像信号通过一个缓冲器一样;一旦锁存信号起锁存作用,则数据被锁住,输入信号不起作用。锁存器也称为透明锁存器,指的是不锁存时输出对于输入是透明的。锁存器( latch ) :我听过的最多的就是它是电平触发的,呵呵。锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能) 信号的电平值, 当锁存
2、器处于使能状态时,输出才会随着数据输入发生变化。(简单地说,它有两个输入,分别是一个有效信号EN,一个输入数据信号DATA_IN ,它有一个输出Q ,它的功能就是在EN有效的时候把DATA_IN的值传给 Q,也就是锁存的过程) 。应用场合:数据有效迟后于时钟信号有效。这意味着时钟信号先到,数据信号后到。在某些运算器电路中有时采用锁存器作为数据暂存器。缺点:时序分析较困难。不要锁存器的原因有二:1、锁存器容易产生毛刺,2、锁存器在ASIC设计中应该说比ff要简单,但是在FPGA的资源中,大部分器件没有锁存器这个东西,所以需要用一个逻辑门和ff来组成锁存器,这样就浪费了资源。优点:面积小。锁存器比
3、FF快,所以用在地址锁存是很合适的,不过一定要保证所有的latch信号源的质量,锁存器在CPU设计中很常见,正是由于它的应用使得CPU的速度比外部IO部件逻辑快许多。 latch完成同一个功能所需要的门较触发器要少,所以在 asic 中用的较多。? 二、触发器触发器( Flip-Flop,简写为 FF ) ,也叫双稳态门,又称双稳态触发器。是一种可以在两种状态下运行的数字逻辑电路。触发器一直保持它们的状态,直到它们收到输入脉冲,又称为触发。当收到输入脉冲时,触发器输出就会根据规则改变状态,然后保持这种状态直到收到另一个触发。触发器( flip-flops)电路相互关联,从而为使用内存芯片和微处
4、理器的数字集成电路(IC)形成逻辑门。它们可用来存储一比特的数据。该数据可表示音序器的状态、计数器的名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 6 页 - - - - - - - - - 价值、在计算机内存的ASCII 字符或任何其他的信息。有几种不同类型的触发器(flip-flops)电路具有指示器,如T(切换)、S-R(设置 / 重置) J-K(也可能称为Jack Kilby)和 D(延迟)。典型的触发器包括零个、一个或两个输入信号,以及时钟信号和输出信号。一些触
5、发器还包括一个重置当前输出的明确输入信号。第一个电子触发器是在 1919 年由 W.H.Eccles 和 F.W.Jordan 发明的。触发器 (flip-flop)-对脉冲边沿敏感, 其状态只在时钟脉冲的上升沿或下降沿的瞬间改变。T 触发器 (Toggle Flip-Flop,or Trigger Flip-Flop)设有一个输入和输出,当时钟频率由0转为 1 时,如果 T 和 Q不相同时,其输出值会是1。输入端T 为 1 的时候,输出端的状态Q发生反转; 输入端 T 为 0 的时候, 输出端的状态Q保持不变。 把 JK 触发器的J 和 K输入点连接在一起,即构成一个T触发器。应用场合:时钟
6、有效迟后于数据有效。这意味着数据信号先建立,时钟信号后建立。在CP上升沿时刻打入到寄存器。三、寄存器寄存器 (register) :用来存放数据的一些小型存储区域,用来暂时存放参与运算的数据和运算结果,它被广泛的用于各类数字系统和计算机中。其实寄存器就是一种常用的时序逻辑电路,但这种时序逻辑电路只包含存储电路。寄存器的存储电路是由锁存器或触发器构成的,因为一个锁存器或触发器能存储1 位二进制数,所以由N个锁存器或触发器可以构成N位寄存器。 ?工程中的寄存器一般按计算机中字节的位数设计,所以一般有8 位寄存器、 16 位寄存器等。对寄存器中的触发器只要求它们具有置1、置 0 的功能即可, 因而无
7、论是用同步RS结构触发器,还是用主从结构或边沿触发结构的触发器,都可以组成寄存器。一般由D触发器组成,有公共输入 / 输出使能控制端和时钟,一般把使能控制端作为寄存器电路的选择信号,把时钟控制端作为数据输入控制信号。寄存器的应用1. 可以完成数据的并串、串并转换;2. 可以用做显示数据锁存器:许多设备需要显示计数器的记数值,以8421BCD码记数,以七段显示器显示,如果记数速度较高,人眼则无法辨认迅速变化的显示字符。在计数器和译码器之间加入一个锁存器,控制数据的显示时间是常用的方法。3. 用作缓冲器;名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - -
8、- - - - - 名师精心整理 - - - - - - - 第 2 页,共 6 页 - - - - - - - - - 4. 组成计数器:移位寄存器可以组成移位型计数器,如环形或扭环形计数器。四、移位寄存器移位寄存器:具有移位功能的寄存器称为移位寄存器。寄存器只有寄存数据或代码的功能。有时为了处理数据,需要将寄存器中的各位数据在移位控制信号作用下,依次向高位或向低位移动1 位。移位寄存器按数码移动方向分类有左移,右移,可控制双向(可逆)移位寄存器;按数据输入端、输出方式分类有串行和并行之分。除了 D边沿触发器构成移位寄存器外,还可以用诸如JK 等触发器构成移位寄存器。五、总线收发器/ 缓冲器
9、缓冲寄存器:又称缓冲器缓冲器(buffer):多用在总线上,提高驱动能力、 隔离前后级, 缓冲器多半有三态输出功能。当负载不具有非选通输出为高阻特性时,将起到隔离作用;当总线的驱动能力不够驱动负载时,将起到驱动作用。由于缓冲器接在数据总线上,故必须具有三态输出功能。它分输入缓冲器和输出缓冲器两种。前者的作用是将外设送来的数据暂时存放,以便处理器将它取走;后者的作用是用来暂时存放处理器送往外设的数据。有了数控缓冲器,就可以使高速工作的CPU与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。Buffer:缓冲区,一个用于在初速度不同步的设备或者优先级不同的设备之间传输数据的区域。通过缓冲区,可
10、以使进程之间的相互等待变少,从而使从速度慢的设备读入数据时,速度快的设备的操作进程不发生间断。缓冲器主要是计算机领域的称呼。具体实现上,缓冲器有用锁存器结构的电路来实现,也有用不带锁存结构的电路来实现。一般来说,当收发数据双方的工作速度匹配时,这里的缓冲器可以用不带锁存结构的电路来实现;而当收发数据双方的工作速度不匹配时,就要用带锁存结构的电路来实现了(否则会出现数据丢失)。缓冲器在数字系统中用途很多:(1)如果器件带负载能力有限,可加一级带驱动器的缓冲器;(2)前后级间逻辑电平不同,可用电平转换器加以匹配;(3)逻辑极性不同或需要将单性变量转换为互补变量时,加带反相缓冲器; ( 4)需要将缓
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年锁存器、触发器、缓冲器的区别 2022 年锁存器 触发器 缓冲器 区别
限制150内