数字系统设计I.doc
《数字系统设计I.doc》由会员分享,可在线阅读,更多相关《数字系统设计I.doc(11页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品文档,仅供学习与交流,如有侵权请联系网站删除数字系统设计I补 充 作 业第1章逻辑函数题1.1 完成下列数制或代码转换(1) (172)10=(?)2(2) (0.8123)10=(?)2(3) (10101101.0101)2=(?)10(4) (3625)10=(?)8=(?)16(5) (0.172)8=(?)16=(?)2(6) (4CA)16=(?)2=(?)10题1.2 完成下列数制和代码之间的转换(1)(468.32)10=(?)8421BCD=(?)余3码(2)(10010011.1001)8421BCD=(?)2题1.3 求下列函数的对偶式和反函数式(1) (2) 题1.
2、4 试证明下列“异或”等式成立(1) (2) 题1.5 用代数法将下列函数化简成为最简表达式 (1) (2) (3) (4) (5) (6) (7) (8) 题1.6 用卡诺图法将下列函数化简成为最简表达式(1) (2) (3) (4) (5) (6) (7) (8) (9) (10) 题1.7 用卡诺图法将下列具有约束条件的逻辑函数化简成为最简“与- 或”表达式(1) (2) (3) (4) 约束条件为题1.8 已知逻辑函数X和Y:用卡诺图法求函数的最简“与-或”表达式。题1.9 已知逻辑函数的简化表达式为,试问它至少有哪些无关项?题1.10 简化并画出实现下列逻辑函数的逻辑电路。(1) 用
3、最少量的“与非”门实现 (2) 用最少量的“或非”门实现函数,(3) 用最少量的“与-或-非”门实现函数第2章 集成逻辑门题2.1 指出图题2.1所示电路的输出逻辑电平是高电平、低电平还 是高阻态。已知图(a)中的门电路都是74系列的TTL门电路,图(b)中的门电路为CC4000系列的CMOS门电路。图题2.1题2.2 试画出图题2.2三态门和TG门的输出电压波形。其中A、B电压波形如图题2.2右图所示。 图题2.2题2.3 图题2.3所示电路为CMOS门电路,试分析各电路输出逻辑功能,并写出各电路的输出逻辑函数式。设二极管正向导电时的压降为0.7V。 图题2.3题2.4 试用四个CMOS传输
4、门(TG门)和一个反相器(“非”门)设计一双刀双掷模拟开关。题2.5 甲、乙两位同学,用一个“与非”门(已知“与非”门的IOLmax=16mA,IOHmax=0.4mA)驱动发光二极管(设二极管发光时工作电流为10mA),甲接线如图题2.5(a),乙接线如图题2.5(b)。试问谁的接线正确? 图题2.5题2.6分析下图所示的电路,哪些能正常工作,写出输出信号的的表达式或值?哪些不能,说明为什么?其中(A)、(B)为TTL逻辑门,(C)为CMOS逻辑门。题2. 7在图2.7中,三态门、非门均为TTL, S为开关,电压表内阻为200K,求下列情况下,电压表读数Y1=? a) A=0.3V,C=0.
5、3V,S断开b) A=0.3V,C=0.3V,S接通c) A=3.6V,C=0.3V,S接通d) A=3.6V,C=0.3V,S断开e) A=3.6V, C=3.6V,S接通 图题2.7f) A=0.3V, C=3.6V,S断开第3章 组合逻辑电路题3.1 分析图3.1所示的逻辑电路,其中74151为8选1数据选择器。写出输出函数Y的逻辑表达式并化简。图题3.1题3.2图3.2中为74LS48组成的6位数码显示系统,根据图中所示的输入,说出显示器中显示的内容(图中未接的管脚均为悬空)。图题3.2题3.3 试用74LS138型3/8译码器设计一个地址译码器,地址译码器的地址范围为00-3F。(可
6、适当加其它逻辑门电路)。题3.4 用一个3线/8线译码器74138和尽量少的门电路实现:题3.5 设X和Y分别为二位二进制数,试用最少量的半加器和与门实现Z= XY运算。题3.6 试设计一个一位二进制数的全减器,设A为被减数,B为减数,J0为低位来的借位信号,D为差数以及J1为向高位的借位信号,请用一个全加器和尽量少的门电路实现该全减器。题3.7 试用一片八选一数据选择器74LS151实现逻辑函数。(1) (2) (3) 题3.8用一个8选1数据选择器74151和非门设计下列逻辑函数。(注意:只能用74151和非门,不允许用其它器件)题3.9 用加法器和适量门电路实现Y=3X+1,其中X为三位
7、二进制数。要求:1、电路尽量简单,加法器个数不限。2、写出设计过程。题3.10 设A、B为四位二进制数,试用1片四位二进制加法器74283实现函数Y4AB。题3.11 用一个四位加法器74LS238和少量门电路设计代码转换电路,输入为2421BCD码,输出为8421BCD码。题3.12 P(P2P1P0)、Q(Q2Q1Q0)为二个三位无符号二进制数,试用一个3线-8线译码器74138和一个8选1数据选择器74151和尽可能少的门电路设计如下组合电路:当P=Q时,电路输出Y=1;否则,Y=0。题3.13自选组合模块电路和门电路实现下面组合逻辑电路。电路的输入为两个4位二进制数A(A3A2A1A0
8、)、B(B3B2B1B0)和一个控制信号M;电路的输出为4位二进制数Y(Y3Y2Y1Y0)。当M=1时,Y=MAX(A,B);而当M=0时,则Y=MIN(A,B)。另外,若A=B时,可输出A和B中任何一个。第4章 集成触发器题4.1 电路如图题4.1所示。能实现 的电路是哪一种电路。图题4.1题4.2 根据图题2.4.5所示电路及A、B、C波形,画出Q的波形。(设触发触器初态为0)。图题4.2题4.3 由JK触发器组成的电路及其CP、J端输入波形如图题4.3 所示,试画出Q端的波形(设初态为0)。图题4.3题4.4 由维阻D触发器和边沿JK触发器组成的电路如图题4.4(a) 所示,各输入端波形
9、如图(b)。当各触发器的初态为0时,试画出Q1和Q2端的波形,并说明此电路的功能。 图题4.4题4.5 图题4.5所示电路为由CMOS D触发器构成的三分之二分频 电路(即在A端每输入三个脉冲,在Z端就输出二个脉冲),试画出电路在CP作用下,Q1、Q2、Z各点波形。设初态Q1=Q2=0。图题4.5题4.6 试用一个CMOS D触发器,一个“与”门及二个“或非”门构成 一个JK触发器。题4.7 由负边沿JK触发器组成的电路及CP、A的波形如图题4.7所示,试画出QA和QB的波形。设QA和QB的初始状态为0。图题4.7题4.8 由维阻D触发器和负边沿JK触发器构成的电路及CP、和的波形如图题4.8
10、所示,试画出Q1和Q2的波形。 图题4.8题4.9推导图4.9所示RS触发器的特征方程。图题4.9第5章 时序逻辑电路题5.1 图题5.1是一个实现串行加法的电路图,被加数11011及加数10111已分别存入二个五位被加数和加数移位寄存器中。试分析并画出在六个时钟脉冲作用下全加器输出Si端、进位触发器Q端以及和数移位寄存器中左边第一位寄存单元的输出波形。图题5.1题5.2 TTL电路组成的同步时序电路如图题5.2所示。1试分析图中虚线框内电路,画出Q1、Q2、Q3波形,并说明虚线框内电路的逻辑功能。2若把电路中的Z输出和各触发器的置零端连接在一起,试说明当X1X2X3 为110时,整个电路的逻
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 系统 设计
限制150内