数字电路与逻辑设计模拟试卷3.doc
《数字电路与逻辑设计模拟试卷3.doc》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计模拟试卷3.doc(3页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品文档,仅供学习与交流,如有侵权请联系网站删除北京语言大学网络教育学院数字电路与逻辑设计模拟试卷3试题卷注意: 1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。3.本试卷满分100分,答题时间为90分钟。4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。1十进制数25用8421BCD码表示为 B 。A 10 101B 0010 01
2、01C 100101D 101012. JK触发器在时钟脉冲作用下次态与现态相反,JK取值为 B 。A 00B 11C 01D 103. 对于JK触发器,若J=K,则可完成 C 触发器的逻辑功能。A RSB DC TD T4. 寻址容量为16K8的RAM需要 C 根地址线。A 4B 8C 14D 165. 多谐振荡器可产生 B 。A 正弦波B 矩形脉冲C 三角波D 锯齿波6. 在 D 情况下,“或非”运算的结果是逻辑0。A 全部输入是0B 全部输入是1C 任一输入为0,其他输入为1D 任一输入为17. 为实现将JK触发器转换为D触发器,应使 A 。A J=D,K=B K=D,J=C J=K=D
3、D J=K=8. 全场可编程(与、或阵列皆可编程)的可编程逻辑器件有 D 。A PALB GALC PROMD PLA9. ROM具有 C 功能。A 读/写B 无读/写C 只读D 只写10. 八路数据分配器,其地址输入端有 C 个。A 1B 20C 3D 4二、多项选择题(本大题共5小题,每小题3分,共15分)在每小题列出的四个选项中有二至四个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。多选、少选、错选均无分。11逻辑表达式Y=AB可以用 CD 实现。A正或门;B正非门;C正与门;D负或门;12TTL电路在正逻辑系统中,以下各种输入中 AB相当于输入逻辑“1”。A悬空;B通
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 模拟 试卷
限制150内