数字电路设计2.doc





《数字电路设计2.doc》由会员分享,可在线阅读,更多相关《数字电路设计2.doc(2页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品文档,仅供学习与交流,如有侵权请联系网站删除方案二1. 试用8选1数据选择器74LS151实现逻辑函数:F=BC+C+A+A将逻辑函数化简得到如下形式: F=m1D1+m3D3+m4D4+m5D5+m6D6+m7D7上式中出现的8选1数据选择器的输出端接有效电平高电平,即可实现逻辑函数F,电路图如下:以下是实验结果输 入输 出ABCY000000110100011110011011110111112. 试用两个带附加控制端的4选1数据选择器74LS153组成一个8选1数据选择器。 用双4选1 数据选择器实现8选1的逻辑功能,控制信号有A、B、C三个,把A接入控制端,利用A的输入信号使集成的
2、两个4选1数据选择器轮流工作,再将两个输出用或门连接,再输出即为8选1数选器的选通的信号。3. 试用8选1数据选择器设计组合逻辑电路,使之能够产生三变量逻辑函数 Z=ABC+AC+ 设计思路与第一题相同下表为仿真结果输 入输 出ABCY000100100100011010011011110011114. 试用数据选择器设计一个“逻辑不一致”电路,要求4个输入逻辑变量取值不一致时输出为1,取值一致时输出为0.“逻辑不一致”电路可以由8选1数据选择器实现,D1至D6端口对应的输入控制信号A、B、C中既有1又有0故均接高电平“1”,D0和D7则由输入控制信号D控制高低电平,电路图如下:5. 试用4选
3、1数据选择器产生逻辑函数Y=ABC+AC+BC上式化简可得Y=AC+BC=(A+B)C 因此可以用C来控制数选器的使能端,当输入C为低电平时,使能端为无效电平,输出为低电平,函数值也为“0”;当输入C为高电平时,电路正常工作,输出决定于A+B的逻辑取值,电路图如下:下表为实验结果输 入输 出ABCY000000100100续表011110001011110011116. 用数据选择器74LS153和门电路设计一个报警电路,要求用译码、显示电路来显示,共有三个报警信号,当第1路有报警信号时,数码管显示1;当第二路有报警信号时,数码管显示2;当第3路有报警信号时,数码管显示3;当无报警信号时,数码管显示0. 实验室用的七段数码管有4个输入端,要使得数码管显示0、1、2、3则在输入端口后两位输入的电平分别是00、01、10、11,而前两位输入低电平,后两位输入可由双4选1数选器的两个输出端口输入。数选器的接线电路如下所示:【精品文档】第 2 页
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 设计

限制150内