数字逻辑--数字频率计的设计.doc
《数字逻辑--数字频率计的设计.doc》由会员分享,可在线阅读,更多相关《数字逻辑--数字频率计的设计.doc(9页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品文档,仅供学习与交流,如有侵权请联系网站删除滁州学院课程设计报告课程名称: 数字逻辑课程设计 设计题目: 数字频率计的设计 系 别: 网络与通信工程系 专 业: 网络工程 组 别: 第四组 起止日期: 2012年5月28日 2012年6月 22日 指导教师: 计算机与信息工程学院二一二年制课程设计任务书目 录1 引言22 设计要求22.1题目22.2系统结构要求22.3制作要求22.4 扩展指标22.5 运行环境22.6 设计条件22.7元件介绍3 计数显示器3 74160N4 7473N5 XFG163 整体设计方案74 详细分析841单元电路设计842控制电路843关于JK触发器944
2、测试105 调试与操作说明105.1第一次仿真115.2第二次仿真115.3第三次仿真125.4第四次仿真126 课程设计总结137 致谢148 参考文献14【精品文档】第 7 页1 引言数字频率计是近代电子技术领域的重要测量工具之一,同时也是其他许多领域广泛应用的测量仪器。 数字频率计是在基准时间内把测量的脉冲数记录下来,换算成频率并以数字的形式显示出来。数字频率计应用于测量信号(方波、正玄波或其他周期信号)的频率,并用十进制数显示。它具有精度高、测量速度快、读数直观、使用方便等优点。2 设计要求2.1题目频率计主要用于测量正弦波、矩形波、三角波和尖脉冲等周期信号的频率值。其扩展功能可以测量
3、信号的周期和脉冲宽度。频率测量范围:1HZ10HZ。数字显示位数:四位静态十进制数显示被测信号的频率。2.2系统结构要求数字频率计的整体结构要求如图所示。图中被测信号为外部信号,送入测量电路进行处理、测量,档位转换用于选择测试的项目频率、周期或脉宽,若测量频率则进一步选择档位2.3制作要求被测信号波形:正弦波、三角波和矩形波。测量频率范围:1Hz10kHz。测量周期范围:0.1ms1s。测量脉宽范围:0.1ms1s。测量精度:显示4有效数字(要求分析1Hz、1kHz和10kHZ测量误差)。2.4 扩展指标要求测量频率值时,1Hz10z的精度均为1。2.5 运行环境软件环境:windows XP
4、 Multisim 10。硬件环境:微型计算机。2.6 设计条件电源条件:+5V。可供选择的元器件范围如表2-2-1所示:表2-2-1 所需原件列表元件名称数量电源2个计数显示器4个74160N4个7473N2个OR31个7408N1个XFG11个2.7元件介绍 计数显示器该元件本质为显示译码器,人们直接利用译码器驱动显示器,因此人们就把这种类型的译码器叫做显示译码器,也就是我们通常说的显示器。如图2-2-1所示图2-2-1 计数显示器其功能如表2-2-2所示表 2-2-2 计数器工作原理abcd显示结果000000001100102001130100401015011060111710008
5、100191010A1011b1100c1101d1110E1111F 74160N74160N是一种十进制的加法计数器,在本设计中由于仿真时受原件的限制,这里只使用计数芯片74160,且要求显示四位,四个计数器74160N可以组成分频器。 如图2-2-2所示图2-2-2 74160N其工作原理如表2-2-3所示表2-2-3 74169N的工作原理MRCPCEPCETPEDNQNTC0XXXXX00Reset(clear)1.XX001.XXH1(1)Parallel load1.hhhXcount(1)Count1XXhXq(1)Hold (Do nothing)1XXhXq0 7473N7
6、473N的主要功能由JK触发器实现,当JK触发器的J、K端同时接高电平时,输出端的状态会随着每输入一个脉冲改变一次。因此JK触发器输入端的频率是输出端的两倍,这就是通常认为的二分频。将输入端加到下一个JK触发器的时钟端又可实现频率的再次二分频,以此类推可实现频率的逐次分频。图2-3 7473N其功能如下表2-2-4所示表2-2-4 7473N的工作原理CLKJKQQ0XXX011.00Hold1.10101.01011.11Toggle XFG1函数发生器可以产生正弦波扫三角波和矩形波,信号频率可以再1HZ到999MHZ范围内调整,信号的幅值以及占空比等参数也可以根据需要进行调节,信号发生器有
7、三个引线端口:负极、正极和公共端,函数信号发生器的图标和面板如图2-2-4所示图2-2-4 XFG13 整体设计方案数字频率计一般由振荡器、分频器、放大整形器、控制电路、计数译码显示电路等部分组成。由振荡器的振荡电路产生一标准频率信号,经分频器分频得到控制脉冲。控制脉冲经过控制器中的门电路分别产生选通脉冲、锁存信号、清零信号。待测信号经过限幅、运放的放大、施密特整形之后,输出一个与待测信号同频率的矩形脉冲信号,该信号与锁存信号和清零信号共同控制计数、锁存和清零三个状态,然后通过数码显示器件显示。数字频率计的原理框图如图3-1所示:施密特整形这不过、闸门检测技术译码数码显示晶振分频控制单元待测信
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑 数字频率计 设计
限制150内