常见硬件项目工程师笔试题(标准答案解析).doc
《常见硬件项目工程师笔试题(标准答案解析).doc》由会员分享,可在线阅读,更多相关《常见硬件项目工程师笔试题(标准答案解析).doc(11页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。2、同步与异步同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。 异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的
2、状态变化不与时钟脉冲同步。异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup 和Hold timeSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup t
3、ime.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。5、IC设计中同步复位与异步复位的区别 同步复位在时钟沿采集复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。 异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。6、常用的电平标准TTL: transistor-transistorlogicgate晶体管晶体管逻辑门CMOS:Complement
4、ary Metal Oxide Semiconductor互补金属氧化物半导体LVTTL(Low Voltage TTL)、LVCMOS(Low Voltage CMOS):3.3V、2.5VRS232、RS4857、TTL电平与CMOS电平TTL电平和CMOS电平标准TTL电平: 5V供电输出 L: 2.4V 1 输入 L: 2.0V0CMOS电平:(一般是12V供电)输出 L: 0.9*Vcc 输入 L: 0.7*Vcc.CMOS电路临界值(电源电压为5V)VOHmin =4.5V VOLmax =0.5VVIHmin =3.5V VILmax =1.5V特性区别:CMOS是场效应管构成,
5、TTL为双极晶体管构成;CMOS的逻辑电平范围比较大(315V),TTL只能在5V下工作;CMOS的高低电平之间相差比较大、抗干扰性强,TTL则相差小,抗干扰能力差;CMOS功耗很小,TTL功耗较大(15mA/门);CMOS的工作频率较TTL略低,但是高速CMOS速度与TTL差不多相当。8、RS232、RS485RS232:采用三线制传输分别为TXDRXDGND,其中TXD为发送信号,RXD为接收信号。全双工,在RS232中任何一条信号线的电压均为负逻辑关系。即:15v 3v 代表1 3v 15v 代表0RS485:采用差分传输(平衡传输)的方式,半双工,一般有两个引脚 A、B。AB间的电势差
6、U为UA-UB:不带终端电阻AB电势差:2 6v 逻辑1;2 6v 逻辑0;带终端电阻 AB电势差: 大于 200mv 逻辑1;小于 200mv 逻辑0; 注意:AB之间的电压差不小于200mv。波特率计算:如图,传输9bit(1起始位+8数据位)花费的时间为79us。1s传输的数据量为1/0.000079*9 = 113924,可以推测波特设置的波特率为115200。RS485的波特率计算同理。(二进制系统中,波特率等于比特率)终端电阻其目的就是消耗通信电缆中的信号反射,其原因有两个:阻抗不连续喝阻抗不匹配。9、CAN BUS要点(显性与隐性电平):显性位即无论总线上各节点想将总线驱动成什么
7、样的电平,只要有一个节点驱动为显性位,则总线表现为显性位的电平;隐性位正好相反,只有各节点都不将总线驱动成显性位的电平,总线才表现为隐性位对应的电平。显性位电平为Vh-Vl=2V,逻辑上为“0”;隐性位电平为Vh-Vl=0V,逻辑上为“1”。 CAN总线在没有节点传输报文时是一直处于隐性状态。当有节点传输报文时显性覆盖隐性,由于CAN总线是一种串行总线,也就是说报文是一位一位的传输的,而且是数字信号(0和1),1代表隐性,0代表显性。在传送报文的过程中是显隐交替的,就像二进制数字0101001等,这样就能把信息发送出去,而总线空闲的时候是一直处于隐性的。“显性”具有“优先”的意味,总线上执行逻
8、辑上的线“与”时,只要有一个单元输出显性电平,总线上即为显性电平;只有所有的单元都输出隐性电平,总线上才为隐性电平。(显性电平比隐性电平更强)隐性(逻辑1): H=2.5V,L=2.5V,H-L=0V显示(逻辑0): H=3.5V,L=1.5V,H-L=2V共同点:CAN_BUS空闲状态为隐性状态,相当于串口通信(232/485)的停止位1;当准备发送数据时,CAN_BUS的状态由隐性变成显性,相当于串口通信(232/485)的起始位0。10、KNX BUS1、概述:KNX是Konnex的缩写。1999年5月,欧洲三大总线协议EIB、BatiBus和EHSA合并成立了Konnex协会,提出了K
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 常见 硬件 项目 工程师 笔试 标准答案 解析
限制150内