计算机组成原理课后习题及答案-唐朔飞(完整版)解析ppt课件.ppt
《计算机组成原理课后习题及答案-唐朔飞(完整版)解析ppt课件.ppt》由会员分享,可在线阅读,更多相关《计算机组成原理课后习题及答案-唐朔飞(完整版)解析ppt课件.ppt(335页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第一章第一章 计算机系统概论计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成的综合体。 计算机硬件:指计算机中的电子线路和物理装置。 计算机软件:计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯诺依曼计算机的特点是什么? 解:冯诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按地址访问; 指令和数据均用二进制表示; 指令由操作码、地址码两大部分组成,操作码用来表
2、示操作的性质,地址码用来表示操作数在存储器中的位置; 指令在存储器中顺序存放,通常自动顺序取出执行; 机器以运算器为中心(原始冯诺依曼机)。7. 解释下列概念:主机、CPU、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、指令字长。解:P9-10 主机:是计算机硬件的主体部分,由CPU和主存储器MM合成为主机。 CPU:中央处理器,是计算机硬件的核心部件,由运算器和控制器组成;(早期的运算器和控制器不在同一芯片上,现在的CPU内除含有运算器和控制器外还集成了CACHE)。 主存:计算机中存放正在运行的程序和数据的存储器,为计算机的主要工作存储器,可随机存取;由
3、存储体、各种逻辑部件及控制电路组成。 存储单元:可存放一个机器字并具有特定存储地址的存储单位。 存储元件:存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储基元或存储元,不能单独存取。 存储字:一个存储单元所存二进制代码的逻辑单位。 存储字长:一个存储单元所存二进制代码的位数。 存储容量:存储器中可存二进制代码的总量;(通常主、辅存容量分开描述)。 机器字长:指CPU一次能处理的二进制数据的位数,通常与CPU的寄存器位数有关。 指令字长:一条指令的二进制代码位数。8. 解释下列英文缩写的中文含义:CPU、PC、IR、CU、ALU、ACC、MQ、X、MAR、MDR、I/O、MIPS
4、、CPI、FLOPS解:全面的回答应分英文全称、中文名、功能三部分。CPU:Central Processing Unit,中央处理机(器),是计算机硬件的核心部件,主要由运算器和控制器组成。PC:Program Counter,程序计数器,其功能是存放当前欲执行指令的地址,并可自动计数形成下一条指令地址。IR:Instruction Register,指令寄存器,其功能是存放当前正在执行的指令。CU:Control Unit,控制单元(部件),为控制器的核心部件,其功能是产生微操作命令序列。ALU:Arithmetic Logic Unit,算术逻辑运算单元,为运算器的核心部件,其功能是进行
5、算术、逻辑运算。ACC:Accumulator,累加器,是运算器中既能存放运算前的操作数,又能存放运算结果的寄存器。MQ:Multiplier-Quotient Register,乘商寄存器,乘法运算时存放乘数、除法时存放商的寄存器。X:此字母没有专指的缩写含义,可以用作任一部件名,在此表示操作数寄存器,即运算器中工作寄存器之一,用来存放操作数;MAR:Memory Address Register,存储器地址寄存器,在主存中用来存放欲访问的存储单元的地址。MDR:Memory Data Register,存储器数据缓冲寄存器,在主存中用来存放从某单元读出、或要写入某存储单元的数据。I/O:I
6、nput/Output equipment,输入/输出设备,为输入设备和输出设备的总称,用于计算机内部和外界信息的转换与传送。MIPS:Million Instruction Per Second,每秒执行百万条指令数,为计算机运算速度指标的一种计量单位。9. 画出主机框图,分别以存数指令“STA M”和加法指令“ADD M”(M均为主存地址)为例,在图中按序标出完成该指令(包括取指令阶段)的信息流程(如)。假设主存容量为256M*32位,在指令字长、存储字长、机器字长相等的条件下,指出图中各寄存器的位数。解:主机框图如P13图1.11所示。(1)STA M指令:PCMAR,MARMM,MMM
7、DR,MDRIR,OP(IR) CU,Ad(IR) MAR,ACCMDR,MARMM,WR(2)ADD M指令:PCMAR,MARMM,MMMDR,MDRIR, OP(IR) CU,Ad(IR) MAR,RD,MMMDR,MDRX,ADD,ALUACC,ACCMDR,WR假设主存容量256M*32位,在指令字长、存储字长、机器字长相等的条件下,ACC、X、IR、MDR寄存器均为32位,PC和MAR寄存器均为28位。 10. 指令和数据都存于存储器中,计算机如何区分它们? 解:计算机区分指令和数据有以下2种方法: 通过不同的时间段来区分指令和数据,即在取指令阶段(或取指微程序)取出的为指令,在执
8、行指令阶段(或相应微程序)取出的即为数据。 通过地址来源区分,由PC提供存储单元地址的取出的是指令,由指令地址码部分提供存储单元地址的取出的是操作数 第二章第二章 计算机的发展与应用计算机的发展与应用 1. 通常计算机的更新换代以什么为依据? 答:P22 主要以组成计算机基本电路的元器件为依据,如电子管、晶体管、集成电路等。 2. 举例说明专用计算机和通用计算机的区别。 答:按照计算机的效率、速度、价格和运行的经济性和实用性可以将计算机划分为通用计算机和专用计算机。通用计算机适应性强,但牺牲了效率、速度和经济性,而专用计算机是最有效、最经济和最快的计算机,但适应性很差。例如个人电脑和计算器。
9、3. 什么是摩尔定律?该定律是否永远生效?为什么? 答:P23,否,P36系系 统统 总总 线线 1. 什么是什么是总线总线?总线传输有何?总线传输有何特点特点?为了减轻总线的负载,总线上的为了减轻总线的负载,总线上的部件都部件都应应具备什么特点?具备什么特点? 解:总线是解:总线是多个部件共享多个部件共享的传输部件;的传输部件; 总线传输的总线传输的特点特点是:某一时刻只能有是:某一时刻只能有一路信息在总线上传输,一路信息在总线上传输,即分时使用;即分时使用; 为了减轻总线负载,总线上的部件应为了减轻总线负载,总线上的部件应通过通过三态驱动缓冲电路三态驱动缓冲电路与总线连通。与总线连通。 4
10、. 为什么要设置为什么要设置总线判优控制总线判优控制?常见的集?常见的集中式总线控制有中式总线控制有几种几种?各有何?各有何特点特点?哪种方式响?哪种方式响应时间应时间最快最快?哪种方式对电路故障?哪种方式对电路故障最敏感最敏感? 解:总线判优控制解:总线判优控制解决多个部件同时申请总解决多个部件同时申请总线时的使用权分配问题线时的使用权分配问题; 常见的集中式总线控制有常见的集中式总线控制有三种三种:链式查询、计数器查询、独立请求;链式查询、计数器查询、独立请求; 特点:特点:链式查询方式连线简单,易于扩充,链式查询方式连线简单,易于扩充,对电路故障最敏感对电路故障最敏感;计数器查询方式;计
11、数器查询方式优先级设置优先级设置较灵活较灵活,对故障不敏感,连线及控制过程较复杂;,对故障不敏感,连线及控制过程较复杂;独立请求方式独立请求方式判优速度最快判优速度最快,但硬件器件用量大,但硬件器件用量大,连线多,成本较高。连线多,成本较高。 5. 解释概念:解释概念:总线宽度、总线带宽、总线复总线宽度、总线带宽、总线复用、总线的主设备(或主模块)、总线的从设备用、总线的主设备(或主模块)、总线的从设备(或从模块)、总线的传输周期、总线的通信控制。(或从模块)、总线的传输周期、总线的通信控制。 解:解: 总线宽度总线宽度指数据总线的位(根)数,用指数据总线的位(根)数,用bit(位)作单位。(
12、位)作单位。 总线带宽总线带宽指总线在单位时间内可以传输的指总线在单位时间内可以传输的数据总量,相当于总线的数据传输率,等于总线工数据总量,相当于总线的数据传输率,等于总线工作频率作频率与与总线宽度(字节数)的乘积。总线宽度(字节数)的乘积。 总线复用总线复用指两种不同性质且不同时出现的指两种不同性质且不同时出现的信号分时使用同一组总线,称为总线的信号分时使用同一组总线,称为总线的“多路分时多路分时复用复用”。 总线的主设备总线的主设备(主模块)(主模块)指一次总指一次总线传输期间,线传输期间,拥有总线控制权拥有总线控制权的设备(模块);的设备(模块); 总线的从设备总线的从设备(从模块)(从
13、模块)指一次总指一次总线传输期间,线传输期间,配合配合主设备完成传输的设备(模主设备完成传输的设备(模块),它只能块),它只能被动接受被动接受主设备发来的命令;主设备发来的命令; 总线的传输周期总线的传输周期总线完成总线完成一次完整一次完整而可靠的传输而可靠的传输所需时间;所需时间; 总线的通信控制总线的通信控制指总线传送过程中指总线传送过程中双方的双方的时间配合方式时间配合方式。 6. 试试比较比较同步通信和异步通信。同步通信和异步通信。 解:解: 同步通信同步通信由统一时钟控制的通信由统一时钟控制的通信,控制方式简单,灵活性差,当系统中各部件控制方式简单,灵活性差,当系统中各部件工作速度差
14、异较大时,总线工作效率明显下工作速度差异较大时,总线工作效率明显下降。适合于速度差别不大的场合;降。适合于速度差别不大的场合; 异步通信异步通信不由统一时钟控制的通信,不由统一时钟控制的通信,部件间部件间采用应答方式采用应答方式进行联系,控制方式较进行联系,控制方式较同步复杂,灵活性高,当系统中各部件工作同步复杂,灵活性高,当系统中各部件工作速度差异较大时,有利于提高总线工作效率。速度差异较大时,有利于提高总线工作效率。 8. 为什么说为什么说半同步通信半同步通信同时保留同时保留了同步通信和异步了同步通信和异步通信的特点?通信的特点? 解:解: 半同步通信半同步通信既能像既能像同步同步通信通信
15、那样那样由统一时钟控制由统一时钟控制,又能像又能像异步通信异步通信那样那样允许传允许传输时间不一致输时间不一致,因此因此工作效工作效率介于两者之间率介于两者之间。 10. 什么是什么是总线标准总线标准?为什么要?为什么要设设置置总线标准?目前总线标准?目前流行的流行的总线标准有哪些?总线标准有哪些?什么是什么是即插即用即插即用?哪些哪些总线有这一特点?总线有这一特点? 解:解: 总线标准总线标准可理解为系统与模块、可理解为系统与模块、模块与模块之间的互连的标准界面。模块与模块之间的互连的标准界面。 总线标准的总线标准的设置设置主要解决不同厂家各主要解决不同厂家各类模块化产品的类模块化产品的兼容
16、兼容问题;问题; 目前流行的总线标准有:目前流行的总线标准有:ISA、EISA、PCI等;等; 即插即用即插即用指任何扩展卡插入系统指任何扩展卡插入系统便可工作。便可工作。EISA、PCI等具有此功能。等具有此功能。 11. 画一个具有画一个具有双向传输功能的总线双向传输功能的总线逻逻辑图。辑图。 解:此题实际上是要求设计一个解:此题实际上是要求设计一个双向总双向总线收发器线收发器,设计要素为设计要素为三态、方向、使能三态、方向、使能等等控制功能的实现,可参考控制功能的实现,可参考74LS245等总线缓等总线缓冲器芯片内部电路。冲器芯片内部电路。 逻辑图逻辑图如下:如下:(n位)位)GDIRA
17、1B1AnBn 使能使能控制控制方向方向控制控制错误的设计:错误的设计:CPUMMI/O1I/O2I/On这个方案的这个方案的错误错误是:是: 不合题意不合题意。按题意要求应画出逻辑线路图而。按题意要求应画出逻辑线路图而不是逻辑框图。不是逻辑框图。 12. 设数据总线上接有设数据总线上接有A、B、C、D四个寄存器,要求四个寄存器,要求选用合适的选用合适的74系列芯片系列芯片,完,完成下列逻辑设计:成下列逻辑设计: (1) 设计一个电路,在同设计一个电路,在同一时间实现一时间实现DA、DB和和DC寄存器间的传送;寄存器间的传送; (2) 设计一个电路,实现设计一个电路,实现下列操作:下列操作:
18、T0时刻完成时刻完成D总线;总线; T1时刻完成时刻完成总线总线A; T2时刻完成时刻完成A总线;总线; T3时刻完成时刻完成总线总线B。解:解: (1)采用)采用三态输出三态输出的的D型寄存器型寄存器74LS374做做A、B、C、D四个寄存四个寄存器,其器,其输出可直接挂总线输出可直接挂总线。A、B、C三个寄存器的输入三个寄存器的输入采用同一脉冲采用同一脉冲打入打入。注意。注意-OE为为电平控制电平控制,与打,与打入脉冲间的时间配合关系为:入脉冲间的时间配合关系为: 现以现以8位总线为例,设计此电路,如下图位总线为例,设计此电路,如下图示:示: (2)寄存器设置同()寄存器设置同(1),由)
19、,由于本题中发送、接收不在同一节拍,于本题中发送、接收不在同一节拍,因此总线需设因此总线需设锁存器缓冲锁存器缓冲,锁存器,锁存器采用采用74LS373(电平使能输入)。(电平使能输入)。节拍、脉冲配合关系如下:节拍、脉冲配合关系如下: 节拍、脉冲分配逻辑如下:节拍、脉冲分配逻辑如下:节拍、脉冲时序图如下:节拍、脉冲时序图如下: 以以8位总线为例,电路设计如下:位总线为例,电路设计如下:(图中,(图中,A、B、C、D四个寄存器与数据总线四个寄存器与数据总线的连接方法同上。)的连接方法同上。) 14. 设总线的时钟频率为设总线的时钟频率为8MHz,一个一个总线周期等于总线周期等于一个一个时时钟周期
20、。如果一个总线周期中并钟周期。如果一个总线周期中并行传送行传送16位位数据,试问数据,试问总线的带总线的带宽宽是多少?是多少? 解:解: 总线宽度总线宽度 = 16位位/8 =2B 总线带宽总线带宽 = 8MHz2B =16MB/s 15. 在一个在一个32位位的总线系统中,总线的的总线系统中,总线的时钟频率为时钟频率为66MHz,假设总线最短传输周期,假设总线最短传输周期为为4个个时钟周期,试计算总线的时钟周期,试计算总线的最大数据传输最大数据传输率率。若想。若想提高提高数据传输率,可采取什么数据传输率,可采取什么措施措施? 解法解法1: 总线宽度总线宽度 =32位位/8 =4B 时钟周期时
21、钟周期 =1/ 66MHz =0.015s 总线最短传输周期总线最短传输周期 =0.015s4 =0.06s 总线最大数据传输率总线最大数据传输率 = 4B/0.06s =66.67MB/s解法解法2: 总线工作频率总线工作频率 = 66MHz/4 =16.5MHz 总线最大数据传输率总线最大数据传输率 =16.5MHz4B =66MB/s 若想若想提高提高总线的数据传输率,总线的数据传输率,可可提高提高总线的时钟频率,或总线的时钟频率,或减少减少总总线周期中的时钟个数,或线周期中的时钟个数,或增加增加总线总线宽度。宽度。 16. 在异步串行传送系统中,字符格在异步串行传送系统中,字符格式为:
22、式为:1个个起始位、起始位、8个个数据位、数据位、1个个校验位、校验位、2个个终止位。若要求每秒传送终止位。若要求每秒传送120个个字符,字符,试求传送的试求传送的波特率波特率和和比特率比特率。 解:解: 一帧一帧 =1+8+1+2 =12位位 波特率波特率 =120帧帧/秒秒12位位 =1440波特波特 比特率比特率 = 1440波特波特(8/12) =960bps或:或:比特率比特率 = 120帧帧/秒秒8 =960bps存存 储储 器器 3. 存储器的层次结构主要体现在什么地方?为什么要分这些层次?计算机如何管理这些层次? 答:存储器的层次结构主要体现在Cache主存和主存辅存这两个存储
23、层次上。 Cache主存层次在存储系统中主要对CPU访存起加速作用,即从整体运行的效果分析,CPU访存速度加快,接近于Cache的速度,而寻址空间和位价却接近于主存。 主存辅存层次在存储系统中主要起扩容作用,即从程序员的角度看,他所使用的存储器其容量和位价接近于辅存,而速度接近于主存。 综合上述两个存储层次的作用,从整个存储系统来看,就达到了速度快、容量大、位价低的优化效果。 主存与CACHE之间的信息调度功能全部由硬件自动完成。而主存辅存层次的调度目前广泛采用虚拟存储技术实现,即将主存与辅存的一部份通过软硬结合的技术组成虚拟存储器,程序员可使用这个比主存实际空间(物理地址空间)大得多的虚拟地
24、址空间(逻辑地址空间)编程,当程序运行时,再由软、硬件自动配合完成虚拟地址空间与主存实际物理空间的转换。因此,这两个层次上的调度或转换操作对于程序员来说都是透明的。 4. 说明存取周期和存取时间的区别。 解:存取周期和存取时间的主要区别是:存取时间仅为完成一次操作的时间,而存取周期不仅包含操作时间,还包含操作后线路的恢复时间。即: 存取周期 = 存取时间 + 恢复时间 5. 什么是存储器的带宽?若存储器的数据总线宽度为32位,存取周期为200ns,则存储器的带宽是多少? 解:存储器的带宽指单位时间内从存储器进出信息的最大数量。 存储器带宽 = 1/200ns 32位= 160M位/秒 = 20
25、MB/S = 5M字/秒 注意字长(32位)不是16位。 (注:本题的兆单位来自时间=106) 6. 某机字长为32位,其存储容量是64KB,按字编址其寻址范围是多少?若主存以字节编址,试画出主存字地址和字节地址的分配情况。 解:存储容量是64KB时,按字节编址的寻址范围就是64KB,则: 按字寻址范围 = 64K8 / 32=16K字 按字节编址时的主存地址分配图如下:3讨论: 1、 在按字节编址的前提下,按字寻址时,地址仍为16位,即地址编码范围仍为064K-1,但字空间为16K字,字地址不连续。 2、 字寻址的单位为字,不是B(字节)。 3、 画存储空间分配图时要画出上限。 7. 一个容
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 课后 习题 答案 唐朔飞 完整版 解析 ppt 课件
限制150内