《EDA技术基础》复习资料.doc
《《EDA技术基础》复习资料.doc》由会员分享,可在线阅读,更多相关《《EDA技术基础》复习资料.doc(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、EDA复习资料EDA技术基础题库及参考答案(试用版)目 录一、填空题1二、单选题5三、简答题10四、应用题11五、上机实验题15I ; ; 低低输;( 高- :0 数载) 由-; 检检钟 变义 ) _ 构构 端输- _ 端端行 - : 能使数并有钟- 存移 - 用-; 存位移位置并同; 输口数- ; ( 于测检计允 : 能使同许是检 升升检 步异-; (= 变义 ) _ _ 进- , ( 构结 0 出进 ) : ) _ ; _ ( 0 . _ _ 用调 器计制的钟同复有个; 的实射 的层- ,= ( ) = = 语例-; , = : 线接部号个义- _ ) ; : ( ) , 语声半- 构-
2、_ ; _ : 定端 _ , ( . 用调- 描设器制进; ; = ; =0 0 (: + 高- ) 加计-; 低- 0) 判升 = 复清器 )0 变定-0 ( ( 0 0 输位- 输计-0 _ : _ : 0 _ _ . 用调 整充, 数 序空序程 出输/; 入输/; 入据/ 0 择路选 ; , ( 出据数; 入能/; 入输/ 冲态:块/) ) _ 0 择选多 出输-) _ 能 -; _ 入输- : 冲态:体 件元理原描例0 断,时 出输 关数 入数 ,行据作电0 出0 为输与。门的入设程 )( ( ) : ) _ )0 _ _ ( ._ 程程 能的路明,面 端于时. 0 = 输,. . ;
3、 输,. 0 ,数二 是. 0.。器据制二计程 0 , ) _ :, ) ) _ ( _ . . 程 能的计明, 推此 ,被 时 ; 出被数,00 。出是端控0和 入数是 择据选计程 ” ” = ” 0” 0 0= 0 & )0 : ) _ _ , _ 0, , 0, ( 程程 能功电说序面一块用艺 。数现表查。找器数的) 存由主单逻计,可的次每源的不种构部 艺 用。件 于构该结积构列与要辑构定,迟线布源连定固结内 构结 。式表 输,阵 为图答编格 码 码一 编输接点个”状法有、速出式_,状态状. 值辑 辑标义,库 的 .字是全 字字或 母大 和小的示 型的 逻标预库 在 输. 入 结.计或有
4、可计个 有必句 内围的式必值符或选句 是正法句 关.式式 令定中软 命哪下器 配. . 称软要路为转描硬中工在 语 语件元 句 .程是语行,语 作工 库 。工计 是库其用持共 = 0= 。的,述检钟下言 . 。件的个 定 。 ) ( 达辑 ,= 不 个 个 个具 权产.义有 统 供网 是的, 片芯 器 义定系 络 义文的中 . . 文阵编可 . 。 是简件辑可造辅计.辅计助计 化动电。 是文中 语 句 . 句。 是语序不定确 . 值) ( (达辑, 果优可 低优括号使 .优改号。 确说优运 是法面 最的 个同 先 的法级算 最先优关 级的辑逻高先算关.最的辑。是的的先算 值初个没 号 。 的字
5、 _ . 字高义 _ 错都三 _ _ _ 。是据用直声必 0“. . 位于据0“ .。实属数 没者 号正号某号义以出,多次用不能哪 中 关 局序变值它在表使量达目式句正句值式内句 选现条句中的条 件要综编. 高 言模体器能约内标不符0 件 义单 数变定应: 有入 标 型 示 全.的义 值 态_式、状个编 码编图阵输。 构结定线构要列构 部不每可逻单存器。现 块序功能程 _ _ 0 & 0 ” ” 计 入控端 ,数; , ,计 . ) : 0 计二. 是数0 , 时 面的程 . ) ) ( :0- 断 = 计赋 计 . - _ 端 构 ( 定 上 : 用 ; 体 端 (-矢信 即给 进 表语 例
6、 =) , -射的 有的器 _ ) 进 结 ( - _ 义 - 许能 检于 (大, ; = 输 口 并位 - -存 -钟数 : - _-端 构 钟 -由载 高 (低 ; I一、填空题1 现代电子技术经历了 CAD 、 CAE 和 EDA 三个主要的发展阶段。2 EDA技术包括 大规模可编程器件 、 硬件描述语言HDL 、 EDA工具软件 和 实验开发系统 四大要素。3 EDA的设计输入主要包括 文本输入方式 、 图形输入方式 和 波形输入方式 三种形式。4 目前已经成为IEEE标准、应用最为广泛的硬件描述语言有 VHDL 和 Verilog HDL 。仿真是一种对所设计电路进行间接检测的方法,
7、包括_ 功能 仿真和_ 时序 仿真。5 层次化设计是将一个大的设计项目分解为若干个子项目或若干个层次来完成的。先从底层的电路设计开始,然后在_高层次_的设计中逐级调用 低层次 的设计结果,直至实现系统电路的设计。6 用HDL设计的电路,既可以被高层次的系统调用,成为系统的一部分,也可以作为一个电路的功能块 独立存在 和 独立运行_。7 可编程逻辑器件从结构上可分为乘积项结构器件 和查找表结构器件 。8 PLD(FPGA、CLPD)种类繁多,特点各异。共同之处包括的三大部分是逻辑块阵列、输入/输出块和互连资源。9 FPGA两类配置下载方式是主动配置方式 和被动配置方式 。10 Quartus I
8、I是EDA器件制造商ltera公司自己开发的_EDA工具_软件。11 Quartus II工具软件安装成功后、第一次运行前,还必 授权 。12 Quartus II支持 原理图 、_文本 和 波形 等不同的编辑方式。13 在Quartus II集成环境下,设计文件不能直接保存在计算机磁盘根目录中,因此设计者在进入设计之前,应当在磁盘根目录中建立保存设计文件的 工程目录(文件夹) 。14 在Quartus II集成环境下执行原理图输入设计法,应选择_模块/原理图文件(Block Diagram/Schematic File )._方法,设计文件的扩展名是_ .bdf_。15 无论何种设计环境,V
9、HDL设计文件都_ .vhd_的扩展名保存,而Verilog HDL设计文件应以_ .v_的扩展名保存。16 设计文件输入结束后一定要通过 编译(Compiler) ,检查设计文件是否正确。17 在Quartus II集成环境下可以执行 Create Default Symbol 命令,为设计文件创建一个元件符号。这个元件符号的扩展名为 .bsf_,它可以被其他图形设计文件 调用 ,以实现多层次的系统电路设计。18 指定设计电路的输入输出端口与目标芯片引脚的连接关系的过程称为_引脚锁定_。19 Quartus II中波形文件的扩展名是_ .vwf_。20 在完成设计电路的输入输出端口与目标芯片
10、引脚的锁定后,再次对设计电路的仿真称为_时序仿真_或_后仿真_。21 以EDA方式实现的电路设计文件,最终可以编程下载到_ FPGA_ _或_ CPLD _芯片中,完成硬件设计和验证。22 在对设计文件编程下载时,需要选择的ByteBlaster(MV)编程方式,此编程方式对应计算机的 _并行口 编程下载通道,“MV”是 混合电压 的意思。23 一般将一个完整的VHDL程序称为 设计实体 。24 VHDL设计实体由 库和程序包 、 实体 、 结构体 、和 配置 等部分构成。其中 _实体 和 结构体 是设计实体的基本组成部分,它们可以构成最基本的VHDL程序。25 VHDL的设计实体由 实体声明
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA技术基础 EDA 技术 基础 复习资料
限制150内