2022年通信原理多种信号的产生 .pdf
《2022年通信原理多种信号的产生 .pdf》由会员分享,可在线阅读,更多相关《2022年通信原理多种信号的产生 .pdf(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、深 圳 大 学 实 验 报 告课程名称:信号与系统实验实验项目名称:实验一 通信原理多种信号的产生学院:信息工程学院专业:通信工程指导教师:张志朋报告人:班级:3 实验时间:2013.10.11 实验报告提交时间:2013.10.25 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 14 页 - - - - - - - - - 实验 1-1 模拟信号源实验一、实验目的1了解本模块中函数信号产生芯片的技术参数;2了解本模块在后续实验系统中的作用;3熟悉本模块产生的几种模拟信
2、号的波形和参数调节方法。二、实验仪器1时钟与基带数据发生模块,位号:G 2频率计 1 台320M双踪示波器1 台4小电话单机1 部三、实验原理本模块主要功能是产生频率、幅度连续可调的正弦波、三角波、方波等函数信号(非同步函数信号),另外还提供与系统主时钟同源的2KHZ正弦波信号(同步正弦波信号)。在实验系统中,可利用它定性地观察通信话路的频率特性,同时用做PAM 、PCM 、ADPCM 、CVSD(M )等实验的音频信号源。本模块位于底板的左边1.非同步函数信号它由集成函数发生器XR2206和一些外围电路组成,XR2206芯片的技术资料可到网上搜索得到。函数信号类型由三档开关K01 选择,类型
3、分别为三角波、正弦波、方波等;峰峰值幅度范围010V,可由 W03调节;频率范围约500HZ 5KHZ ,可由 W02调节;直流电平可由W01调节(一般左旋到底) 。非同步函数信号源结构示意图,见图1-1 。图 1-1 非同步函数信号源结构示意图2.同步正弦波信号同步信号源结构示意图,见图1-3。2KHz方波信号经低通滤波器滤出基波产生,2KHZ正弦波在P04 可输出。可作为PAM 、PCM 、ADPCM、CVSD (M )等模块的音频信号源,其编码数据可在普通模拟示波器上形成稳定的波形,便于实验者观测。K01 U01 U02 跟随放大器XR2206 电路三角波正弦波方波P03 名师资料总结
4、- - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 14 页 - - - - - - - - - 18W01用来改变输出同步正弦波的幅度。同步信号源结构示意图,见图1-3 。图 1-3 同步函数信号源结构示意图3. 模拟电话输入电路本模块提供了两路用户电话接口,图1-5 是其电路结构示意图。J02A/ J02B是电话机的水晶头接口,U01是 PBL38614专用电话集成电路。它的工作原理是:当对电话机的送话器讲话时,该话音信号从PBL38614 的 TR 对应的引脚输入,经U01内部二四线
5、转换处理后从T 端输出。 T 端的模拟电话输出信号经P05/ P07 铜铆孔送出,可作为语音信号输出用。当接收对方的话音时,送入U01芯片 R端的输入信号可由P06/P08 铜铆孔送入。此时,在电话听筒中即可听到送入信号的声音。图 1-5 用户电话结构示意图四、实验设置K01:非同步函数信号类型选择,正弦波、三角波、方波。W01 :非同步函数信号的直流电平调节,调节范围至少为02V,视信号幅度而定,一般调节为 0V(左旋到底)。W02 :非同步函数信号的频率调节,一般使用频率值范围为14KHZ 。W03 :非同步函数信号的幅度调节,一般使用峰峰值范围为04V。P03:非同步函数信号的输出连接铆
6、孔。W04: 同步函数信号的幅度调节,一般使用峰峰值范围为04V。P04:同步正弦波信号的输出连接铆孔。J02A:用户电话A的水晶头接口。南 京 润 众 科技 有 限 公 司U01 J02AB P05/P07 PBL38614 电话接口芯片P06/P08 TR T R 南京 润 众科技有 限 公司U03 4U01 跟随放大器P04 CPLD 器 件低通滤波器U04 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 14 页 - - - - - - - - - P05: 用户
7、电话 A语音发送信号输出铆孔。P06: 用户电话 A语音接收信号输入铆孔。J02B:用户电话B的水晶头接口。P07: 用户电话 B语音发送信号输出铆孔。P08: 用户电话 B语音接收信号输入铆孔。五、实验内容及步骤1插入有关实验模块:在关闭系统电源的条件下,将“时钟与基带数据发生模块”,插到底板“ G ”号的位置插座上 (具体位置可见底板右下角的“实验模块位置分布表” ) 。注意模块插头与底板插座的防呆口一致,模块位号与底板位号的一致。2加电:打开系统电源开关,底板的电源指示灯正常显示。若电源指示灯显示不正常,请立即关闭电源,查找异常原因。3. 非同步函数信号源测试:频率计和示波器监测P03
8、测试点,按上述设置测试非同步函数信号源输出信号波形,记录其波形参数。4同步正弦波信号源测试:频率计和示波器监测P04 测试点,按上述设置测试同步正弦波信号源输出信号波形,记录其波形参数。5用户电话测试:1)电话模块接上电话单机,说话或按住某个数字键不放,用示波器测试其发端波形。2)用信号连接线连接P03与 P06/P08 两铆孔, 即将函数信号送入电话的接收端,调节信号的频率和幅度,听听筒中发出的声音。六、实验结果1. 频率计和示波器监测P03测试点名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - -
9、 - - 第 4 页,共 14 页 - - - - - - - - - 2. 频率计和示波器监测P04测试点3. 电话模块接上电话单机,说话或按住某个数字键不放名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 14 页 - - - - - - - - - 实验 1-2 CPLD 可编程逻辑器件实验一、实验目的1了解 ALTERA 公司的 CPLD可编程器件EPM240 ;2了解本模块在实验系统中的作用及使用方法;3掌握本模块中数字信号的产生方法。二、实验仪器1时钟与基带数据
10、发生模块,位号:G 220M双踪示波器1 台3频率计 1 台三、实验原理CPLD可编程模块(芯片位号:4U01)用来产生实验系统所需要的各种时钟信号和数字信号。如下图2-1 所示:TDI1TMS1TCK1TDO1I/O2I/O3I/O4I/O5I/O6I/O7I/O8I/O1 5I/O1 6I/O1 7I/O1 8I/O1 9I/O2 0I/O2 1I/O2 6I/O2 7I/O2 8I/O2 9I/O3 0I/O3 3I/O3 4I/O3 5I/O3 6I/O3 7I/O3 8I/O3 9I/O4 0I/O4 1I/O4 2I/O4 7I/O4 8I/O4 9I/O50I/O51I/O52I
11、/O53I/O54I/O55I/O56I/O57I/O58I/O61I/O66I/O67I/O68I/O69I/O70I/O71I/O72I/O73I/O74I/O75I/O76I/O77I/O78I/O81I/O82I/O83I/O84I/O85I/O86I/O87I/O88I/O89I/O90I/O91I/O92I/O95I/O96I/O97I/O98I/O99I/O100I/O1GND11GND65GND10GND32GND46GND60GND79GND93VCCINT13VCCINT63VCCIO19VCCIO131VCCIO145VCCIO259VCCIO280VCCIO294TDI
12、2 3TMS2 2TCK2 4TDO2 5GCLK012GCLK114GCLK262GCLK364DEV-OE43DEV-CLR444 U01EPM240GNDGNDDVDD1234567891 04 J03SIP5 X2GNDGNDVCC4 R023 34 R013 34 R054.7 K4 R044.7 K4 R034.7 KTDI1TDO1TCK1TMS1DVDDC1 OC2 OC8 OC1 6OC3 2OC6 4OC1 28 OC2 56 OC2 048 OC4 096 OFSX0 OFSX1 OC1 024 OBCLKXOCVSDCLKOHDB3CLKTOHDB3CLKRODATAO
13、UTOCLKOUTONOISEODATADPSKOA0A1A2A3D0D1D2D3D4D5D6D7123456781 61 51 41 31 21 11 094 SW 018 bitGNDD0D1D2D3D4D5D6D74 P014 P02DATAOUTCLKOUT1234567894 RS0 2CON9DVDD基带数据和时钟输出4 P03DATADPSKGND123454 RS0 11 0KDVDDA0A1A2A34 R081 004 R071 004 R061 00TEMP1 0TEMP2 0TEMP0 0CODE 1 0CODE 2 0TEMP3 ATEMP4 ATEMP5 ATEMP6
14、 A123451 098764 SW 02功能选择4 R171 0KA4A4DVDDSYCL KC0 300.1 uGNDDVDDNC1GND2OUT3VCC4JZ0 11 6.3 84 MHZ图 2-1 CPLD 可编程模块电路原理图它由 CPLD可编程器件ALTERA 公司的 EPM240 、下载接口电路 (4J03)和一块晶振 (JZ01)组成。晶振用来产生16.384MHz 系统内的主时钟, 送给 CPLD 芯片生成各种时钟和数字信号。本实验要求实验者了解这些信号的产生方法、工作原理以及测量方法,理论联系实践, 提高实际操作能力。m序列是最被广泛采用伪随机序列之一,除此之外,还用到其它
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年通信原理多种信号的产生 2022 通信 原理 多种 信号 产生
限制150内