2022年微机接口课程教案 .pdf
《2022年微机接口课程教案 .pdf》由会员分享,可在线阅读,更多相关《2022年微机接口课程教案 .pdf(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、名师精编优秀教案微机原理与接口技术课程教案授课方式理论课讨论课实践课习题课其他:课时安排2 学时课次1 授课题目(教学章、节或主题) :微机接口的基本概念,功能与特点教学目的和要求(分掌握、理解、了解三个层次):正确理解和掌握微机接口的基本概念,了解微机接口的功能与特点,初步培养和发展学生对微机接口的功能与特点的分析问题和解决问题的能力。教学重点: 微机接口的基本概念。教学难点: 微机接口的功能与特点。教学进程方法及手段引入新课 (8 分钟) :微机接口的基本概念,及在现实中的应用。讲授新课 (37 分钟) :微机接口的基本概念:接口的定义专门研究接口的原因接口的分类讲授新课 (45 分钟)
2、:微机接口的功能与特点: (30 分钟) 数据锁存,缓冲与驱动的功能信号转换功能接收,执行 CPU 命令的功能设备选择功能中断管理功能可编程功能接口技术的现状和发展: (10 分钟)讲授讲授板书讲授板书互动精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 15 页名师精编优秀教案课堂小结 (5 分钟)小结微机接口的基本概念,功能与特点。微机接口的学习中几个重要的方面和内容,以及它们在计算机应用中的重要性。讲授板书互动思考题、讨论题、作业:列举出目前流行的接口有多少种是常用的? 最常用的种类是哪些?教学后记:精选学习资料 - - - - -
3、 - - - - 名师归纳总结 - - - - - - -第 2 页,共 15 页名师精编优秀教案微机原理与接口技术课程教案授课方式理论课讨论课实践课习题课其他:课时安排2 学时课次2 授课题目(教学章、节或主题) :8086/8088 微处理器教学目的和要求(分掌握、理解、了解三个层次):掌握微处理器的一般工作原理,并了解Intel系列 CPU的典型产品及其特点;重点掌握 8086/8088 微处理器的内部结构、寄存器组织方式、存储器及输入输出方式。教学重点: 8086/8088 微处理器的内部结构、 寄存器组织方式、 存储器及输入输出方式。教学难点: 存储器的分段结构及物理地址的形成。教学
4、进程方法及手段引入第二章( 10 分钟) :1 介绍 Intel系列 CPU典型产品的发展历程及特点。8086 微处理器是美国 Intel公司 1978 年推出的一种高性能16 位微处理器。以它为核心的微型计算机系统其性能已达到中、高档小型计算机的水平。 与其他 16 位微处理器相比, 8086 的内部结构规模较小, 他的一个突出特点是多重处理能力, 由 8086CPU 与 8087协处理器以及 8089I/O处理器组成的多处理器系统可以大大提高数据处理和输入输出能力。8088微处理器与 8086的组成基本相同,不同之处在于:1)8086内部指令队列缓冲器为6 级,可存放 6B的指令代码;80
5、88 内部指令队列缓冲器为 4 级,可存放 4B的指令代码。 2)8086对外地数据总线为16位,8088对外地数据总线为8 位,因此 8088也称为准 16 位微处理器。80386微处理器是 Intel公司于 1985年推出的一款 32 位微处理器,采用 32 位数据总线, 32 位地址总线,直接寻址能力可达4GB 。与 8086相比,80386要复杂的多, 因为 80386 的设计考虑了软件, 特别市操作系统的需要,为它们提供硬件方面的支持80486微处理器是 Intel公司于 1989年推出的 32位微处理器。简单从结构看上 80486 相当于以 80386 为核心,增加了高速缓存( c
6、ache)和浮点协处理器,并增加了面向多处理器的机构。但是从程序设计的角度来看,其体系结构几乎未变,可以说是80386的翻版。Pentium 系列微处理器。19932003年间 Intel公司推出了“奔腾”系列微处理器。包括: pentium (相当于 586) 、Pentium Pro (第六代产PPT 讲授精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 15 页名师精编优秀教案品) ,Pentium MMX(多媒体数据和通信 ) 、 pentium II、 pentiumIII、pentium4、 pentium M(以迅驰技术为核
7、心, 支持无线技术, 用于笔记本 )等多个系列产品。Core 2 微处理器。 2006 Intel公司发布的酷睿2 微处理器,起源于 Pentium M 微处理器框架,主要用于服务器、移动平台等。核心类型包括: Conroe、Allendale 、Merom 等。讲授新课 (30 分钟) :1.8086 CPU 内部结构:执行单元和总线接口单元的主要功能、各组成部分负责的任务。总线接口单元基本功能: 1)从内存单元中预取指令,并将其传送到指令队列缓冲器中暂存。2)CPU执行指令时,配合执行单元从指定的内存单元或 I/O 端口中取出数据并传送给执行单元。3)把执行单元的处理结果传送到指定的内存单
8、元或I/O 端口中。执行单元基本功能: 1)从总线接口单元的指令队列缓冲器中取一个字节指令。 2)指令译码。通过译码电路分析发出相应的控制命令。3)算数逻辑运算。 4)提供寻址用的 16 位偏移地址。2、8086 CPU 寄存器组织:通用寄存器、段寄存器、地址指针和变址寄存器、指令指针和标志寄存器通用寄存器又称为数据寄存器,可作为16 位数据寄存器使用,也可作为两个 8 位数据寄存器使用,并且可独立寻址。多数情况下,这些寄存器用在算术和逻辑运算指令中,用来存放算术逻辑运算的源/ 目的操作数。在特殊的使用场合, AX又叫累加器, BX叫基址寄存器, CX又叫计数寄存器, DX叫数据寄存器。段寄存
9、器:8086CPU 将这 1MB 存储空间分成若干个逻辑段, 每个逻辑段长度 64KB 。并用 4 个 16 位的段寄存器分别存放各个段的起始地址(又称段基址)。代码段寄存器CS表示当前使用的指令代码可以从该段寄存器指定的存储器段中取得,相应的偏移值则由IP 提供。堆栈段寄存器 SS指定当前堆栈的底部地址。数据段寄存器DS指示当前程序使用的数据所存区段的最低地址。 附加段寄存器 ES则指出当前程序使用附加段地址的位置,该段一般用来存放原始数据或运算结果。PPT 讲授版书互动精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 15 页名师精编
10、优秀教案地址指针与变址寄存器,一般用来存放地址的偏移量(即相对于段起始地址的距离)。其中,SP为堆栈指针, 用以指出在堆栈段中当前栈顶的地址, BP为基址指址,用以指出要处理的数据在堆栈段中的基地址。SI 为源变址寄存器,用于存放源操作数的偏移地址。DI 为目的变址寄存器,用于存放目的操作数的偏移地址。指令指针 IP:用来存放下一条要执行指令在代码段中的偏移地址。它只有和 CS相结合,才能形成指向指令存放单元的物理地址。在程序运行中, IP 的内容由 BIU 自动修改,使它总是指向下一条要取的指令在现行代码段中的偏移地址。标志寄存器, 16 位寄存器。用来反映CPU运算的状态特征和存放某些控制
11、标志。 8086 共使用了 9 个有效位。其中 6 位是状态标志位, 3 位为控制标志位。状态标志位是当一些指令执行后,所产生数据的一些特征的表征。控制标志位则是可以由程序写入,以达到控制处理机状态或程序执行方式的表征。3、除寄存器外, 8086 CPU 其它组成单元的功能。ALU数据总线: 16 位 CPU内部数据总线。与CPU外接总线隔离。执行单元中各部件通过该总线连接到一起。数据暂存寄存器:协助ALU完成运算,暂存参加运算的数据EU控制电路:负责从BIU 的指令队列缓冲器中取指令,并对指令译码,根据指令要求向EU内部各部件发出控制命令,以完成各条指令规定的功能。指令队列缓冲器 :总线空闲
12、时, BIU 会自动地进行预取指令操作,将所取得的指令按先后次序存入一个6 字节的指令队列缓冲器,该队列缓冲器按“先进先出”的方式工作,并按顺序取到 EU中执行。操作原则:1)指令缓冲器中存满一条指令后,执行单元就立即开始执行。 2 )队列中空了 2 个字节时,总线接口单元会自动寻找空闲的总线周期进行预取指令操作,直到填满为止。3)每当执行单元执行完一条转移、调用或返回指令后,都要清除指令队列缓冲器,并要求总线接口单元从心地地址开始取指令。总线控制逻辑电路:将 CPU的内部总线和外部总线相连,是8086CPU 与内存单元或 I/O 端口进行数据交换的必经之路。包括16 条数精选学习资料 - -
13、 - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 15 页名师精编优秀教案据总线、 20 条地址总线和若干条控制总线。4.8086/8088 存储器组织和 I/O 组织存储组织及其寻址 :存储器空间按字节地址号顺序排列, 每一字节用唯一的一个地址码标识,范围:00000H0FFFFFH。实际操作时,一个变量可以是字节、字或双字。对于字节数据,数据位数为8 位,对应的字节地址可以是偶地址 (地址的最低位 A0=0 ) ,也可以是奇地址 (A0=1) 。当存取此字节数据时,只需给出对应的实际地址即可。对于字数据,数据位数为 16 位。由连续存放的两个字节数据构成
14、。字的高8 位字节存放在高地址,字的低8 位字节存放在低地址。字数据的地址为低位字节的地址,地址为偶地址的字称为规矩字,地址为奇地址的字称为非规矩字。双字数据占用四个字节,用以存连续的两个字。双字数据的地址: 在存放低位字或高位字时,高位字位于高地址,低位字位于低地址,以最低位字节地址作为它的地址。存储器的段结构:将1MB的存储空间分成若干个逻辑段,而4 个当前逻辑的基地址设置在CPU 内的 4 个寄存器中,即代码段寄存器CS 、数据段寄存器 DS 、堆栈段寄存器SS和附加段寄存器ES 。逻辑段和段之间可以是连续的、分开的、部分重叠或完全重叠的。一个程序可使用一个逻辑段或多个逻辑段。物理地址的
15、形成: CPU 和存储器进行数据交换时实际所使用的地址。由段基值(段起始地址高16 位)和偏移地址组成。前者是由段寄存器给出;后者是指存储单元所在的位置离段起始地址的偏移距离。8086/8088 的 I/O 组织:利用地址总线的低16 位对 I/O 端口寻址,可访问的 8 位 I/O 端口最多 64K个。两个编号相邻的8 位端口可以组合成一个 16 位的端口。课堂小结 (5 分钟)小结 8086/8088 微处理器的内部结构、寄存器组织方式、存储器及输入输出方式、存储器的分段结构及物理地址的形成PPT 讲授互动精选学习资料 - - - - - - - - - 名师归纳总结 - - - - -
16、- -第 6 页,共 15 页名师精编优秀教案思考题、讨论题、作业:8086/8088CPU由哪几个部件构成?简述各部件的功能。教学后记:授课方式理论课讨论课实践课习题课其他:课时安排2 学时课次3 授课题目(教学章、节或主题) :8086/8088 微处理器教学目的和要求(分掌握、理解、了解三个层次):掌握 8086/8088 微处理器的引脚功能;掌握读周期时序、写周期时序、中断响应周期、 I/O 总线周期空闲周期这几种典型时序;了解最大最下模式下的基本配置。教学重点: 8086/8088 微处理器的引脚功能、内部时序。教学难点: 8086/8088 微处理器的五种典型时序。教学进程方法及手
17、段讲授新课( 40 分钟) :1、8086 CPU引脚功能。地址/ 数据复用总线AD0AD15:分时复用的地址 / 数据总线,具有双向、 三态功能。用于输出低 16 位地址 A0A15和输入 / 输出数据 D0D15 。T1:输出要访问的低 16 位地址 A0A15 。其他时钟周期: 读周期时处于悬浮(高阻)状态;写周期时传送数据。地址/ 状态复用总线 A19/S6A16/S3:分时复用的地址 / 状态线,输出、三态。 T1:输出访问存储器的20 位物理地址的最高4 位地址(A19A16 ) ,与 AD15AD0 一起构成访问存储器的20 位物理地址。 当 CPU访问 I/O 端口时, A19
18、A16保持为“ 0”。其他:输出状态信息。 S6为 0,用来指示 8086CPU 当前正与总线相连; S5状态用来指示中断允许标志位IF 的当前设置; S4、S3组合指示 CPU 当前正在使用哪个段寄存器。高8 位 数 据 总 线 允 许 / 状 态 复 用 引 脚 ,BHE/S7 ( Bus High Enable/Status) : 三态输出,低电平有效,T1时表示总线高 8 位 AD15AD8上的数据有效。若 =1,表示仅在数据总线AD7AD0 上传送数据。读 / 写存PPT 讲授版书互动精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7 页
19、,共 15 页名师精编优秀教案储器或 I/O 端口以及中断响应时,用作选体信号,与最低位地址码A0配合,表示当前总线使用情况。S7用来输出状态信息,暂作备用。读信号 RD (Read ) :三态、输出。当低电平有效时,表示当前CPU正在对存储器或 IO 端口进行读操作。写信号 WR (Write ) :三态、输出。当低电平有效时,表示当前CPU正在对存储器或 I/O 端口进行写操作。存储器或 I/O 端口选择控制信号M/IO(Memory/Input Ouput ) :三态输出。高电平表示当前CPU正在访问存储器;低电平表示CPU当前正在访问 I/O 端口。一般在前一个总线周期的T时有效,然后
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年微机接口课程教案 2022 微机 接口 课程 教案
限制150内