2022年2022年计数器的原理 .pdf
《2022年2022年计数器的原理 .pdf》由会员分享,可在线阅读,更多相关《2022年2022年计数器的原理 .pdf(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1 计数器的原理计数器是数字电路中广泛使用的逻辑部件,是时序逻辑电路中最重要的逻辑部件之一。计数器除用于对输入脉冲的个数进行计数外,还可以用于分频、定时、产生节拍脉冲等。计数器按计数脉冲的作用方式分类,有同步计数器和异步计数器;按功能分类, 有加法计数器、减法计数器和既具有加法又有减法的可逆计数器;按计数进制的不同,又可分为二进制计数器、十进制计数器和任意进制计数器。一、计数器的工作原理1、二进制计数器(1)异步二进制加法计数器图1 所示为用JK 触发器组成的4 位异步二进制加法计数器逻辑图。图中4 个触发器 F0F3均处于计数工作状态。计数脉冲从最低位触发器F0的 CP端输入,每输入一个计数
2、脉冲,F0的状态改变一次。低位触发器的Q 端与高位触发器的CP端相连。每当低位触发器的状态由1 变 0 时,即输出一负跳变脉冲时,高位触发器翻转。各触发器置 0 端 RD并联,作为清0 端,清 0 后,使触发器初态为0000。当第一个计数脉冲输入后,脉冲后沿使F0的 Q0由 0 变 1,F1、F2、 F3均保持 0态,计数器的状态为0001;当图 1 4 位异步二进制加法计数器第二个计数脉冲输入后,Q0由 1 变为 0,但 Q0的这个负跳变加至F1的 CP 端,使 Q1由 0变为 1,而此时F3、 F2仍保持 0 状态,计数器的状态为0010。依此类推,对于F0来说,每来一个计数脉冲后沿,Q0
3、的状态就改变,而对于F1、F2、F3来说,则要看前一位输出端Q是否从 1 跳到 0,即后沿到来时,其输出端的状态才改变,否则Q1、Q2、Q3端的状态同前一个状态一样。这样在第15 个计数脉冲输入后,计数器的状态为1111,第 16 个计数脉冲输入,计数器恢复为0000。由上述分析可知, 一个 4位二进制加法计数器有24=16 种状态,每经过十六个计数脉冲,计数器的状态就循环一次。通常把计数器的状态数称之为计数器的进制数(或称计数器的模) ,因此, 4 位二进制计数器也可称之为1 位十六进制(模16)计数器。 表 1 所示为 4 位二进制加法计数器的状态表。计数脉冲和各触发器输出端的波形如图2
4、所示。图 2 直观地反映出最低位触发器Q0在 CP 脉冲后沿触发,而各高位触发器又是在相邻低位触发器输出波形的后沿触发。从图中还可以看出每经过一级触发器,脉冲波形的周期就增加 1 倍,即频率降低一半,则从Q0引出的脉冲对计数脉冲为两(21)分频,从Q1引出的脉冲对计数脉冲为四(22)分频 ,依此类推,从n 位触发器输出端Qn引出的脉冲对计数脉冲为 2n分频,因此,计数器可以用于分频电路。对异步二进制加法计数器的特点归纳如下:名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共
5、7 页 - - - - - - - - - 2 1)计数器由若干个计数型触发器所组成,各触发器之间的连接方式取决于触发器的类型。如由脉冲下降沿触发的触发器组成,则进位信号从Q 端引出,如用脉冲上升沿触发的触发器构成计数器,则进位信号从Q端引出。2)n 个触发器具有2n个状态,其计数容量(即能记住的最大二进制数)为2n-1。表 1 4 位异步二进制加法计数器状态表计数脉冲数四位触发器状态对应的十进制数Q3 Q2 Q1 Q0 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0
6、1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 0 0 0 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 3)图 1 所示的二进制计数器的CP 脉冲只加到最低位触发器,其他各位触发器则由相邻低位触发器的进位脉冲来触发,因此其状态的变换有先有后,是异步的, 其计数的速度难以提高。图 2 4 位二进制加法计数器工作波形名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理
7、- - - - - - - 第 2 页,共 7 页 - - - - - - - - - 3 (2)同步二进制加法计数器同步二进制计数器是用计数脉冲同时去触发计数器中各触发器的 CP 端,使各触发器的状态变换与计数脉冲同步,不存在各触发器之间的进位传输延迟,因而计数速度高。同步二进制加法计数器与异步二进制加法计数器的状态表和工作波形都相同。如果计数器是由脉冲下降沿触发的四个JK 触发器组成,根据表1 可得出各位触发器的J、K 端的逻辑关系式。1)第一位触发器F0,每来一个计数脉冲就翻转一次,故J0=K0=1;2)第二位触发器F1,在 Q0=1 时,再来一个计数脉冲才翻转,故J1=K1=Q0;3)
8、第三位触发器F2,在 Q1=Q0=1 时,再来一个计数脉冲才翻转,故J2=K2=Q1Q0;4)第四位触发器F3,在 Q2=Q1=Q0=1 时,再来一个计数脉冲才翻转,故J3=K3= Q2Q1Q0。由上述逻辑关系式可得出图3 所示的 4 位同步二进制加法计数器的逻辑图。现分析其工作原理:设触发器初态为0000。在第一个计数脉冲后沿到达时,F0翻转为1 态,由于此时 F1F3的 J、K 端均为 0,故不翻转,计数器输出为0001;在第二个计数脉冲到来前,由于 F1的 J1=K1=Q0=1,故在第二个计数脉冲后沿到达时,F0由 1 翻转为 0,F1由 0 翻转为 1,而此时 F2、F3的 J、K 均
9、为 0,不翻转,计数器输出为0010;依此类推,当第十五个计数脉冲后沿到达后,计数器输出为1111。而第十六个计数脉冲到来,由于各触发器J、K 端均为1,全部翻转为0,故触发器返回初态0000。图 3 4 位同步二进制加法计数器(3)同步二进制可逆计数器组件简介同时兼有加法和减法两种计数功能的计数器称为可逆计数器。中规模集成计数器74LS193 是同步 4 位二进制可逆计数器,它同时具有预置数码、加减可逆计数的同步计数功能以及异步清除功能。图 4 所示是它的外形及外引线排列图,功能图 4 74LS193 外形及外引线排列图名师资料总结 - - -精品资料欢迎下载 - - - - - - - -
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年2022年计数器的原理 2022 计数器 原理
限制150内