卷积码Viterbi译码器的FPGA设计与实现.doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《卷积码Viterbi译码器的FPGA设计与实现.doc》由会员分享,可在线阅读,更多相关《卷积码Viterbi译码器的FPGA设计与实现.doc(3页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品文档,仅供学习与交流,如有侵权请联系网站删除卷积码Viterbi译码器的FPGA设计与实现作者:刘建强殷文章来源:现代电子技术点击数: 199更新时间:2006-4-11摘要:主要介绍了卷积码中Viterbi译码器的FPGA实现方案。方案中设计了幸存路径交换寄存器模块,充分利用FPGA中丰富的触发器资源,减小了译码器状态控制的复杂度,提高了VB译码器的运行速度。 关键词:卷积码;Viterbi算法;FPGA;VB 在通信系统信道编码中,卷积码编码器的输出不仅与此时刻的k个输入有关,还与前m个输入有关,由于其充分利用了各组之间的相关性,与分组码相比,在同样的码率和设备复杂性条件下,卷积码的性
2、能不比分组码差,且实现最佳译码也较分组码容易。 1967年维特比(Viterbi)提出了基于网格图(Trellis)的最大似然译码算法Viterbi(VB)算法。在码的约束度较小时,VB算法具有效率高、速度快、译码器简单等特点,现在已被广泛应用于各种数传系统中。近年来随着集成电路制造技术的迅速发展,可编程逻辑器件(PLD)也得到了很大发展,并以其密度高、速度快、编程灵活、成本低廉等优点在各个领域得到广泛应用。基于FPGA的卷积码Viterbi译码器,针对FPGA触发器资源丰富的优点,设计了幸存路径交换寄存器模块,使译码过程中的幸存路径选择变得快速简单。而且所设计的VB译码器可以很容易地根据需要
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 卷积码 Viterbi 译码器 FPGA 设计 实现
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内