EDA实验箱实验指导书.doc





《EDA实验箱实验指导书.doc》由会员分享,可在线阅读,更多相关《EDA实验箱实验指导书.doc(39页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实验二 流水灯1. 实验目的通过本实验让学生进一步了解、熟悉和掌握CPLD/FPGA开发软件的使用方法及VHDL语言的编程方法;学习简单的时序电路的设计和硬件测试。2. 实验内容本实验的内容是控制实验箱上的发光二极管LED1LED8,使之实现流水灯显示。3. 实验原理在LED1LED8引脚上周期性地输出流水数据,即输出的数据依次为11111111、11111110、11111100、11111000、11110000、11100000、11000000、10000000、00000000,如此循环显示,输出数据“0”,表示点亮相应的LED小灯。为了方便观察,流水的速率控制在2Hz左右。在核心板
2、上有一个48MHz的标准时钟源,该时钟源与芯片EP2C5的23脚相连。为了产生2Hz的时钟源,在此调用了分频模块int_div。4. 实验步骤(1) 启动Quartus II,建立一个空白工程,然后命名为led_waterflow.qpf。(2) 新建ledwater.vhd源程序文件,源代码如下。然后进行综合编译。若在编译过程中发现错误,则找出并更正错误,直到编译成功为止。生产符号文件ledwater.bsf (File Create/_Update Create Symbol Files for Current File)。流水灯程序参考LIBRARY IEEE; USE IEEE.STD
3、_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_Arith.ALL;USE IEEE.STD_LOGIC_Unsigned.ALL;ENTITY ledwater ISPORT(clk:IN STD_LOGIC;led:OUT STD_LOGIC_VECTOR(7 DOWNTO 0);END;ARCHITECTURE one OF ledwaterISSIGNALled_r:STD_LOGIC_VECTOR(8 DOWNTO 0);BEGINled=led_r(7 DOWNTO 0);PROCESS(clk)BEGIN IF clkevent and clk=1 THE
4、N led_r=led_r(7 DOWNTO 0) & 0; IF led_r=000000000 THEN -循环完毕吗? led_r=111111111; -是,则重新赋初值 END IF; END IF;END PROCESS;END;(3) 将实验模块库里的int_div.vhd和int_div.bsf拷贝到工程目录下。(4) 新建图形文件,命名为led_waterflow.bdf并保存。在空白处双击鼠标,打开symbol对话框,在symbol对话框的左上角的libraies中,分别将project下的ledwater和int_div模块放在图形文件led_waterflow.bdf中
5、,加入输入input、输出output引脚,双击各引脚符号,进行引脚命名。完整的顶层模块原理图如下图1所示。双击int_div中的参数框,并修改参数,如下图2所示。将F_DIV的值改为24000000,F_DIV_WIDTH的值改为25,单击“确定”按钮保存修改的参数。图 流水灯顶层模块图 参数修改对话框如果在led_waterflow.bdf上不能看到参数设置框,在空白出右击鼠标,选择Show Parameter Assignments命令来显示参数设置框。(5) 将实验模块选择目标器件并对相应的引脚进行锁定,这里选择的器件为Altera公司的Cyclone II系列的EP2C5Q208C8
6、,或者Cyclone I系列的EP1C12Q240C8。引脚锁定方法如下表所列。(6) 将led_waterflow.bdf设置成顶层实体Project Set as Top-level Entity。对该工程文件进行全程编译处理,若在编译过程中发现错误,则找出并更正错误,直至编译成功为止。(7) 把JP20的led0led7的跳帽插上,使发光二极管有效。下载程序到芯片上,观察流水灯的变化。更改分频模块的分频系数,并重新编译下载,观察流水灯的变化。表 引脚锁定方法信号引脚信号引脚EP2C5EP1C12EP2C5EP1C12Led0116128Led5105123Led1110127Led663
7、122Led2114126Led7106121Led3107125clock23153Led4112124实验三 读取按键信号1. 实验目的通过本实验让学生进一步了解、熟悉和掌握CPLD/FPGA开发软件的使用方法及VHDL语言的编程方法;并熟悉VHDL文件为顶层模块的设计;学习和体会分支条件语句case的使用方法及FPGA I/O口的输出控制。2. 实验内容实验箱上有8个发光二极管LED1LED8和8个按键KEY1KEY8。本实验的内容是用这8个按键分别控制8个发光二极管,一旦有键按下,则点亮相应的发光二极管。3. 实验原理FPGA的所有I/O控制块允许每个I/O引脚单独配置为输入口,不过这
8、种配置是系统自动完成的。当该I/O口被设置为输入口使用时(如定义key1为输入引脚:input),该I/O控制块将直接使三态缓冲的控制端接地,使得该I/O引脚对外呈高阻态,这样该I/O引脚即可用作专用输入引脚。正确分配并锁定引脚后,一旦在KEY1KEY8中有键输入,即可在检测到键盘输入的情况下,继续判断其键盘并作出相应的处理。4. 实验步骤(1) 启动Quartus II,建立一个空白工程,然后命名为key_led.qpf。(2) 新建key_led.vhd源程序文件,源代码如下。然后进行综合编译。若在编译过程中发现错误,则找出并更正错误,直到编译成功为止。程序参考LIBRARY IEEE;
9、USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_Arith.ALL;USE IEEE.STD_LOGIC_Unsigned.ALL;ENTITYkeyledISPORT(key:INSTD_LOGIC_VECTOR(7 DOWNTO 0);led:OUTSTD_LOGIC_VECTOR(7 DOWNTO 0);END;ARCHITECTURE one OFkeyled ISSIGNAL led_r:STD_LOGIC_VECTOR(7 DOWNTO 0);SIGNAL buffer_r:STD_LOGIC_VECTOR(7 DOWNTO 0);B
10、EGINled=led_r;PROCESS(key,buffer_r)BEGIN buffer_rled_rled_rled_rled_rled_rled_rled_rled_rled_r=11111111; END CASE;END PROCESS;END;(3) 选择目标器件并对相应的引脚进行锁定,这里选择的器件为Altera公司的Cyclone II系列的EP2C5Q208C8,或者Cyclone I系列的EP1C12Q240C8。引脚锁定方法如下表所列。表引脚锁定方法信号引脚信号引脚EP2C5EP1C12EP2C5EP1C12Led0116Key056Led1110Key159Led2
11、114Key257Led3107Key361Led4112Key458Led5105Key564Led663Key660Led7106Key768(4) 对该工程文件进行全程编译处理,若在编译过程中发现错误,则找出并更正错误,直至编译成功为止。(5) JP6是一个3针的插座,如果把短接帽接到下面,使下面两个插针短接,则按键有效;如果把短接帽接到上面,使上面两个插针短接,则矩阵键盘有效。本实验令按键有效,把短接帽接到下面。把JP20的led0led7的跳帽插上,使发光二极管有效。下载程序到芯片上,按下KEY1KEY8的任何一键,观察发光二极管LED1LED8的亮灭状态。实验四 静态数码管显示1.
12、 实验目的通过本实验让学生学习7段数码管显示译码器的设计,进一步了解、熟悉和掌握FPGA开发软件Quartus II的使用方法及VHDL语言的编程方法,学习LPM兆功能模块的调用。2. 实验内容实验箱上有2个4位动态共阳极数码管LEDD4和LEDD3,其中8个位码DIG0DIG7和8位段码SEG0SEG7分别与FPGA相应的引脚相连。这样只要DIG0DIG7上一直输出低电平“0”,则8个数码管将显示相同的数码,这样8位动态数码管就变成了静态数码管。本实验的内容是建立7段译码显示模块,用于控制LED数码管的静态显示。要求在试验箱上循环显示09和AF 16个字符。3. 实验原理数码管LED显示是工
13、程项目中使用较广的一种输出显示器件。常见的数码管有共阴和共阳两种。共阴数码管是将8个发光二极管的阴极连接在一起作为公共端,而共阳数码管是将8个发光二极管的阳极连接在一起作为公共端。公共端常称为位码,而将其它8位称为段码,分别为:a、b、c、d、e、f、g、h,其中h为小数点。对于共阳极数码管,只要公共端为高电平“1”,某个段输出为低电平“0”,则相应的段就亮。本实验通过分频模块得到1Hz的频率信号,加载于4位计数器的时钟输入端,计数循环输出09和AF 16个字符,通过7段译码模块后在数码管上显示出来。4. 实验步骤(1) 启动Quartus II,建立一个空白工程,然后命名为sled.qpf。
14、(2) 新建decl7s.vhd源程序文件,源代码如下。然后进行综合编译。若在编译过程中发现错误,则找出并更正错误,直到编译成功为止。生产符号文件decl7s.bsf (File Create/_Update Create Symbol Files for Current File)。程序参考LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;ENTITY decl7sISPORT(d:IN STD_LOGIC_VECTOR(3DOWNTO 0);-
15、输入4位二进制码seg:OUTSTD_LOGIC_VECTOR(7DOWNTO 0)-七段译码输出);END;ARCHITECTURE ONE OF decl7s ISSIGNAL seg_r:STD_LOGIC_VECTOR(7 DOWNTO 0);-定义数码管输出寄存器BEGINsegseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_rseg_r seg_r=XFF; END CASE; END PROCESS;END;(3) 将实验模块库里的int_div.vhd和int_div.bsf拷贝
16、到工程目录下。(4) 添加4位兆计数器功能模块。步骤如下: 在Quartus II主界面中选择ToolsMega Wizard Plug-In Manager,打开如图所示的兆功能模块向导。选择Create a new custom megafunction variation新建一个新的兆功能模块。图 添加兆功能模块向导对话框Page1 单击Next进入向导第2页,按照如下图所示填写。选择LPM_COUNTER,设置号输出文件的类型和路径,使用Cyclone族的器件。 单击Next进入向导第3页,按照如下图所示填写。选择4位计数器。 剩余步骤不需更改设置,在这里可以一步一步单击Next,或者
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 实验 指导书

限制150内