西安电子科技大学网教数字逻辑电路模拟题.doc
《西安电子科技大学网教数字逻辑电路模拟题.doc》由会员分享,可在线阅读,更多相关《西安电子科技大学网教数字逻辑电路模拟题.doc(28页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、_模拟试题一一、 单项选择题(每题 2分,共30分)1 、下列数中最大的数是 。A ( 3.1 ) H B ( 3.1 ) DC (3.1) O D (11.1) B2 、( 35.7 ) D 的余 3BCD 是 。A 00110101.0111 B 00111000.1010C 00111000.0111 D 01101000.10103 、与非门的输出完成 F= , 则多余输入端 。A 全部接高电平 B 只需一个接高电平即可C 全部接地电平 D 只需一个接地即可4 、逻辑函数 F= B 的最小项标准式为 。A F= B F= C F= D F= 5 、与 AB AC 相等的表达式为 。A
2、C B C C D A + 6 、函数 F=(A C)(B ) 的反函数是 。A G=( B) B G=A C B C G=(A ) C B D G=(A ) (B+ )7 、逻辑函数 的逻辑相邻项是 。A A C B A C B D D ABC 8 、已知输入 A 、 B 和输出 F 的波形如图所示,其 F 与 AB 的逻辑关系为 。A 与非 B 或非C 异或 D 同或9 、下列逻辑部件属于时序电路的是 。A 译码器 B 触发器 C 全加器 D 移位寄存器10 、数据选择器的功能是 。A 将一路输入送至多路输出 B 将输入二进制代码转换为特定信息输出 C 从多路输入选择一路输出 D 考虑低位
3、进位的加法11 、逻辑函数用卡诺图化简时,八个逻辑相邻项合并可消去 。A 一个变量 B 二个变量 C 三个变量 D 四个变量12 、 JK 触发器从 0 1, 则激励端 J 、 K 的取值为 。A JK=1X B JK=X0 C JK=X1 D JK=0X13 、移位寄存器的现态为 0110 ,经过左移一位后,其次态为 。A 0110 或 1011 B 1011 或 1010 C 0110 或 1110 D 1101 或 110014 、 4 级触发器组成计数器,组成 13 进制计数器,其无效的状态数为 。A 3 个 B 4 个 C 13 个 D 16 个15 、 N 级触发器组成环形计数器,
4、其进位模为 。A N B 2NC D 二、 填空题(每题 2 分,共 10 分)1. 格雷码的特征是 _ 。2. F= =_ 。3. 偶数个 1 相异或,其结果为 _ 。4. 数字电路的输出仅与当前输入有关,而与电路过去状态无关,该电路称为 _ 。5. 100KH Z 输入信号输出频率 20KH Z 为该电路的分频系数为 _ 。三、 化简题(每题 10 分,共 20 分)1. 将函数 F(ABCD)= , 约束条件 AB+AC=0 ,2. 作出卡诺图,并在卡诺图上化简 ;3. 写出最简与或非式 ;4. 画出逻辑图。5. 将函数 F(ABC)= BC BCD AC+AD+ 化简为最简的与非式。四
5、、 分析题(每题 10 分,共 20 分)1 、译码器电路如图。 写出输出 F 的方程 列出真值表 说明功能2.电路如图所示,分别作出(a)(b)图的状态迁移关系并说明其功能(a) (b)五、 设计题(每题 10分,共20分)1.用门电路设计二位二进制数的平方电路,输入二进制数B 2 B 1 ,输出四位二进制数F 3 F 2 F 1 F 0 列出真值表 写出方程 画出电路2、用JK触发器设计一个三进制加法计数器 作出状态转换表 求出状态方程,确定激励函数附 74LS161,74LS194的功能表74LS161功能表输 入输 出CPCrLDPTDCBAQ DQ CQ BQ AX0XXXXXXX0
6、00010XXDCBADCBAX110XXXXX维持X11X0XXXX维持(进位位 O C =0 )1111XXXX计数74LS194 功能表输 入输 出CrS 1S 0CPS RS LD 0D 1D 2D 3Q 0Q 1Q 2Q 30XXXXXXXXX00001XXXXXXXXX维持100XXXXXXX维持101AXXXXXAQ 0Q 1Q 2110XBXXXXQ 1Q 2Q 3B111XXD 0D 1D 2D 3D 0D 1D 2D 3模拟试题二一、单项选择题(每小题 2 分,共 30 分)1 、下列各数中与十进制数 100 不相等的数是 ( )A ( 64 ) 16 B. ( 144 )
7、 8C. ( 1100100 ) 2 D. ( 0001 0100 0100 ) 余 3BCD2 、八进制数( 30 ) 8 的 8421BCD 是( )A. 0001 1000 B. 0010 0100C. 0100 1011 D. 0101 10103 、为使或非门输出为 1 则输入( )A. 必须全为 1 B. 必须全为 0C. 只要有 0 即可 D. 只要有 1 即可4 、函数 与其相等的表达式是( )A. B. C. AB D. C+AB5 、使函数 等于 0 的输入 ABC 的组合是( )A. ABC=000 B. ABC=011 C. ABC=100 D. ABC=1016 、四
8、变量的最小项 的逻辑相邻项是( )A. B. C. D. 7 、函数 的反函数式是( )A. B. C. D. 8 、 的最简式为( )A. B. 1C. D. A+BDE+CDE9 、函数 的最简与非式为( )A. B. C. D. 10 、函数 的最简或非式为( )A. B. C. D. 11 、函数 ,约束条件为 ,其最简与或非式是( )A. B. C. D. 12 、用触发器组成 50 进制计数器,触发器最少级数是( )A. 三级 B. 四级 C. 五级 D. 六级13 、 JK 触发器由 0 1 ,其 JK 取值为( )A. JK=X1 B. JK=X0 C. JK=1X D. JK
9、=0X14 、 n 级触发器组成扭环形计数器其有效状态数为( )A. n 个 B. 2n 个 C. 2 n D. 2 n -2n15 、四位移位寄存器现态为 1101 ,经过左移一位后,其次态为( )A. 0110 或 1011 B. 0110 或 1110 C.1010 或 1011 D. 1110 或 1010二、填空题(每小题 2 分,共 10 分)1 、输入的数据为 11010100 如采用奇校验码,则其校验位为 。2 、异或运算经过取反运算后得 运算。3 、函数 的多余项是 。4 、一个数字电路,它的输出不仅与当前输入有关,而且与电路的过去状态也有关,该电路称为 电路。5 、时钟频率
10、 f cp =5khz 经过 5 分频后,其输出波形的频率为 hz 。三、 分析题 数据选择器电路如图所示( 1 )、写出函数 F 的表达式;。( 2 )、指出其功能。2 、 74LS161 和 74LS194 电路如图所示。( 1 )、分别列状态迁移表(或画出状态迁移图)( 2 )、指出其功能。四、设计题1. 用三变量译码器 74LS138 和少量门电路,设计一个三变量的奇检测电路1) 列出真值表;2) 写出函数表达式;3) 画出逻辑图。2. 74LS161 设计一个起始状态为 0011 的十一进制计数器。1) 列出状态迁移关系;2) 画出逻辑图。附相关集成电路功能表1. 74LS161 功
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 西安电子科技大学 数字 逻辑电路 模拟
限制150内