锁相环频率合成器设计与Simulink仿真.doc
《锁相环频率合成器设计与Simulink仿真.doc》由会员分享,可在线阅读,更多相关《锁相环频率合成器设计与Simulink仿真.doc(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、_锁相环频率合成器设计与Simulink仿真作者:雷能芳来源:价值工程2011年第23期摘要:介绍了锁相环频率合成器的的组成及工作原理,并基于Simulink 平台对双环锁相4倍频频率合成器进行了模型设计,仿真结果表明了设计的正确性及可行性。Abstract: The principle and the composition of Frequency Synthesizer Based on Phase-1ocked Loop is introduced, and the Simulink module of Fourth Frequency-Multiply Frequency synth
2、esilzer with Double Phase-Lock Loops is designed. The correctness and feasibility of this design is verified by simulation result.关键词:锁相环;频率合成器;simulinkKey words: Phase-locked loop;frequency synthesizer;simulink中图分类号:TP914 文献标识码:A 文章编号:1006-4311(2011)3-0135-020引言频率合成是通信、测量系统中常用的一种技术,它是将一个或若干个高稳定度和高准
3、确度的参考频率经过各种处理技术生成具有同样稳定度和准确度的大量离散频率的技术。频率合成器通常分为直接式频率合成器、间接式频率合成器、直接式数字频率合成器(DDS)。间接式频率合成器也称锁相式频率合成器,它是利用锁相环路的窄带跟踪特性,在石英晶体振荡器提供的基准频率源作用下,产生出一系列离散的频率。锁相式频率合成器的优点是可以实现任意频率和带宽的频率合成,具有极低的相位噪声和杂散1。1锁相环的工作原理锁相环是一种利用外部输入的参考信号控制环路内部振荡信号的反馈控制电路。锁相环主要由鉴相器、压控振荡器(VCO)及环路滤波器组成2,如图1所示。鉴相器通常由乘法器来实现,鉴相器输出的相位误差信号e(t
4、)经过环路滤波器滤波后,作为压控振荡器的控制信号,而压控振荡器的输出s(t)又反馈到鉴相器,在鉴相器中与输入信号r(t)进行相位比较。锁相环是一个相位负反馈系统,当环路锁定后,压控振荡器的输出信号相位将跟踪输入信号v(t)的相位变化,而相位保持一个微小误差。2锁相环频率合成器的工作原理在基本锁相环路的反馈通道中插入分频器就可构成锁相环频率合成器,如图2所示。锁相环频率合成器主要由鉴相器、环路滤波器、压控振荡器VCO及可变分频器构成3。由石英晶体振荡器产生一高稳定度的标准频率源fs,经参考分频器进行R分频后,得到参考频率fr,即:fr=fs/R(1)参考频率fr被送入锁相环路中鉴相器的一个输入端
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 锁相环 频率 合成器 设计 Simulink 仿真
限制150内