最新DSP最小系统原理图设计.doc
《最新DSP最小系统原理图设计.doc》由会员分享,可在线阅读,更多相关《最新DSP最小系统原理图设计.doc(20页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品资料DSP最小系统原理图设计.绪论DSP(数字信号处理器)是在模拟信号变换成数字信号以后进行高速实时信号处理的专用处理器,其处理速度比最快的CPU还快1050倍。DSP具有可编程特性、运算速度快及接口灵活的特点,使得它在电子产品的研制中发挥着越来越大的作用。采用DSP器件来实现数字信号处理系统已经成为当今社会的发展趋势。在DSP领域,美国TI(德州仪器)公司生产的TMS320家族DSP芯片以其独特的哈佛结构、硬件密集型方案以及灵活的指令系统,成为数字信号处理器产业中的领先者。其C5000系列是16位定点、速度为40M1PS200MIPS、可编程、低功耗和高新能的DSP,在有线和无线通信、I
2、P电话、便携式信息系统、手机、助听器等领域得到了广泛应用。最小系统模块是使得DSP芯片能够工作的最精简模块。如何以最短的开发周期开发出适于自己应用的高性能低成本的DSP最小系统模块,是进行DSP系统开发的第一步。最小系统模块设计包括硬件设计和软件设计。本次设计是对TI公司生产的16位定点DSP芯片TMS320VC5402进行最小系统模块硬件设计,它可以很方便地与外围模块组合成不同功能的应用系统。1 DSP简介1.1 DSP 的应用领域在近 20 多年时间里,DSP 芯片的应用已经从军事、航空航天领域扩大到信号处理、通信、雷达、消费等许多领域 。主要应用有信号处理、通信、语音、图形、图像、军事、
3、仪器仪表、自动控制、医疗、家用电器等。DSP 主要应用市场为3C 领域,占整个市场需求的 90%。 数字蜂窝电话是 DSP最为重要的应用领域之一。由于 DSP 具有强大的计算能力,使得移动通信的蜂窝电话重新崛起,并创造了一批诸如 GSM、CDMA 等全数字蜂窝电话网。在Modem 器件中,DSP 更是成效卓著,不仅大幅度提高了传输速率,且具有接收动态图像能力。另外,可编程多媒体 DSP 是 PC 领域的主流产品。以XDSL Modem为代表的高速通信技术与 MPEG 图像技术相结合,使得高品位的音频和视频形式的计算机数据有可能实现实时交换。目前的硬盘空间相当大,这主要得益于CDSP(可定制 D
4、SP)的巨大作用。预计在今后的 PC 机中,一个 DSP 即可完成全部所需的多媒体处理功能。DSP 也是消费类电子产品中的关键器件。由于 DSP的广泛应用,数字音响设备的更新换代周期变得非常短暂。用于图像处理的 DSP,一种用于 JPEG 标准的静态图像数据处理;另一种用于动态图像数据处理。1.2 DSP的特点DSP 芯片是模拟信号变换成数字信号以后进行高速实时处理的专用微处理器,其处理速度比最快的 CPU 还快 10-50 倍,具有处理速度高、功能强、性能价格比好以及速度功耗比高等特点,被广泛应用于具有实时处理要求的场合。DSP 系统以 DSP 芯片为基础,具有以下优点。1高速性,DSP运行
5、速度高达1000MIPS以上2编程方便,可编程DSP可使设计人员在开发过程中灵活方便的对软件进行修改和升级。3稳定性好,DSP系统以数字处理为基础,受环境温度及噪声的影响比较小,可靠性高。4可重复性好,数字系统的性能基本上不受元器件参数性能的影响,便于测试、调试TMS320VC5402最小系统原理图设计和大规模生产。5集成方便,DSP系统中的数字部件有高度的规范性,便于大规模集成。6性价比高,常用的DSP价格在5美元以下。2 TMS320VC5402 的硬件结构TMS320VC5402 是 TI 的第七代 DSP 产品之一,它具有优化的 CPU 结构,内部有 1 个 40 位的算术逻辑单元(包
6、括一个 40 位的桶式移位寄存器和 2 个独立的 40 位累加器),一个 1717 的乘法器和一个 40 位专用加法器,16K 字 RAM 空间和 4K16bit ROM 空间。共 20 根地址线,可寻址 64K 字数据区和 1M 字程序区,具有 64K I/O 空间。处理速度为 l00M IPS ,速度高、功耗低。TMS320VC5402 采用修正的哈佛结构和 8 总线结构(4 条程序/数据总线和 4条地址总线),以提高运算速度和灵活性。在严格的哈佛结构中,程序存储器和数据存储器分别设在两个存储空间,这样,就允许取址和执行操作完全重叠。修正的哈佛结构中,允许在程序和数据空间之间传送数据,从而
7、使处理器具有在单个周期内同时执行算术运算、逻辑运算、位操作、乘法累加运算以及访问程序和数据存储器的强大功能。与修正的哈佛结构相配合, TMS320VC5402 还采用了一个 6 级深度的指令流水线,每条流水线之间彼此独立,在任何一个机器周期内可以有 1 至 6 条不同的指令在同时工作,每条指令工作在不同的流水线上,使指令的执行时间减小到最小和增大处理器的吞吐量。TMS320VC5402 的硬件结构具有硬件乘法器、8 总线结构、功能强大的片内存储器配置和低功耗设计的特点。因此,可以进行高速并行处理,同时,集成度高可节省硬件开销,提高系统抗干扰性。它除了完成数字信号处理任务外,还可以兼顾通用单片机
8、的操作任务,因此,它是集数字信号处理与通用控制电路于一体的多功能低功耗微处理器。综上所述 TMS320VC5402 的 CPU 结构特征如下。(1)具有高性能的改进的哈佛总线结构,即具有三条独立的 16bit 数据存储器总线和一条 16bit 的程序存储器总线。(2)具有一个 40bit 的算术逻辑单元,包括一个 40bit 的筒形移位器和两个独立的加法器。(3)1717bit 的并行乘法器与专用的 40bit 加法器相结合。(4)具有专用于 Viter bi 蝶形算法的比较、选择、和存储单元(CSSU)。(5)指数译码器可以在一个指令周期内求一个 40bit 累加数的指数值,这里的指数定义为
9、累加器中没有数据占用的位数的个数减去 8。(6)两个地址发生器、八个辅助寄存器和两个辅助寄存器算术单元(ARAU)。3 TMS320VC5402最小系统设计3.1 系统硬件组成基于TMS320C5402最小系统系统框图。此最小系统主要由时钟及复位电路、JTAG仿真调试接口电路以及供电系统,外加WATCH DOG电路等模块构成。系统框图如下:图3-1 最小系统框图3.2 各功能模块设计3.2.1 5V电源产生电路设计电源电路为系统中DSP芯片及其他元器件提供电源。设计时主要从电源电压结构、电流要求及加电次序等三个方面考虑。TMS320VC5402采用了低电压方式,可以大大降低DSP芯片的功耗,D
10、SP芯片的电源分两种,即内核电源(CVdd)和I/O电源(DVdd) 。I/O电源采用3.3V电压,内核供电为1.8V。5V电源产生电路主要功能是将220V的市电经变压器降成9V交流电,通过整流桥整流、电容滤波、再通过三端集成稳压器78L05输出稳5V电压,为TPS73HD318提供5V输入。电路连接图如下。图3-2 电源产生电路原理图3.2.2 TMS320C5402的电源设计TMS320VC5402系统需要的电源类型:CPU核电源、I/O电源。上电次序:CPU内核先于I/O上电,后于I/O掉电。数字部分和模拟部分独立供电。以芯片TPS73HD318设计DSP的电源,TPS73HD318采用
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 最新 DSP 最小 系统 原理图 设计
限制150内