数字电子电路技术期末复习重点(整理版)共6页.doc
《数字电子电路技术期末复习重点(整理版)共6页.doc》由会员分享,可在线阅读,更多相关《数字电子电路技术期末复习重点(整理版)共6页.doc(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、如有侵权,请联系网站删除,仅供学习与交流数字电子电路技术期末复习重点(整理版)【精品文档】第 6 页数字电子技术期末考试题型分布:一、 选择题:15分(每题1分,共15分)其中有一道多选题在JK触发器中,当Q=0,Q*=1的时候,下列J和K的状态符合的是(A、B)A. J=1,K=0 B. J=1,K=1二、填空题:23分(每空1分,共23分)三、判断题:5分(每题1分,共5分)四、计算大题:57分(8个大题)1.公式法化简(1题,共5分,考课后作业题)2.卡诺图化简(1题,共5分,考课后作业题)3.组合逻辑电路(分析)(1题,共12分,考课后作业题)4.触发器 P254 题5.18 考里面的
2、两个波形图 (10分,每个图5分)5和6. 考第六章(时序逻辑)的课后习题或者书上例题 (17分,一道7分,一道10分)7和8. 考第七章(存储器)的课后习题或者书上例题 (8分,每道4分)具体书上每章的题型和分值分布:第一章和第二章(17分):选择题:4分、填空题:2分、判断题:1分、计算大题:10分。 第三章(5分):选择题:1分、填空题:2分、判断题:2分。填空题在P67 什么叫正逻辑?什么叫负逻辑?正逻辑:以高电平表示逻辑1,低电平表示逻辑0;负逻辑:以高电平表示逻辑0,低电平表示逻辑1。第四章(24分):选择题:4分、填空题:6分、判断题:2分、计算大题:12分。第五章(17分):选
3、择题:3分、填空题:4分、计算大题:10分。第六章(24分):选择题:3分、填空题:4分、计算大题:17分。第七章(13分):填空题:5分、计算大题:8分。选择填空判断(老师上课说的)整理版:1、 选择三变量的最小项。最小项:ABC ABC ABC ABC ABC ABC ABC ABC最大项:A+B+C A+B+C A+B+C A+B+C A+B+C A+B+C A+B+C A+B+C2、 全体最小项之和为1,两个最小项的乘积为0。P363、 与非门电路,输入全为1时,输出为0。4、 一位16进制可用四位二进制数表示。50位状态需要6个二进制码。 2的6次方=64。5、 8421的权是222
4、2。 P136、 一位十进制数用8421 BCD码 表示 17是(0001 0111)BCD。 P13 8421 BCD码是用四位二进制数表示一位十进制数。7、 格雷码(循环码)不是有权码(恒权码),是变权码。8421、2421、5211是恒权码。 余3码不是恒权码,是变权码。8、 十进制数的3用余3循环码表示为0110。 P13 余3码=正常数+3。9、 8选1的数据选择器,数据输入端(D)有8个,地址输入端(A)有3个。 4选1的数据选择器,数据输入端(D)有4个,地址输入端(A)有2个。16选1的数据选择器有4个输入栏。 P18810、 全加器的输入端有3个输入端(考虑来自低位的进位、被
5、加数、加数), 2个输出端。半加器的有2个输入端(不用考虑高、低位的进位,只需要考虑被加数和加数),2个输出端。10、组合逻辑电路:编码器和译码器是互逆的关系。编码器:为了区分一系列不同的事物,将其中的每个事物用一个二值代码表示。将输入的每一个高、低电平信号编成一个对应的二进制代码。普通编码器:任何时刻只允许输入一个编码信号,否则输出将发生混乱。优先编码器:允许同时输入两个以上的编码信号,当几个输入信号同时出现,只对优先权最高的一个进行编码。译码器:将每个输入的二进制代码译成对应的输出高、低电平信号或另外一个代码。数据选择器:在数字信号传输过程中,有时需要从一组输入数据中选出某一个来,这时就需
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子电路 技术 期末 复习 重点 整理
限制150内