《电子技术基础(第五版)》电子课件第五章.ppt
《《电子技术基础(第五版)》电子课件第五章.ppt》由会员分享,可在线阅读,更多相关《《电子技术基础(第五版)》电子课件第五章.ppt(80页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路电子技术基础(第五版)电子课件第五章 Four short words sum up what has lifted most successful Four short words sum up what has lifted most successful individuals above the crowd: a little bit more. individuals above the crowd: a little bit more. -author -author -date-date第五章第五章 门电路及组合逻辑电路门电路
2、及组合逻辑电路 前面学习的是前面学习的是模拟电子电路模拟电子电路,它的工作信号是,它的工作信号是模拟信号模拟信号,这种信号在时间,这种信号在时间上和数量上都是上和数量上都是连续连续的。的。 从本章开始学习从本章开始学习数字电子电路数字电子电路,它的工作信号是,它的工作信号是数字信号数字信号,这种信号在,这种信号在时间上和数量上都是时间上和数量上都是离散离散的。的。数字电路与模拟电路的比较数字电路与模拟电路的比较模拟电子电路模拟电子电路数字电子电路数字电子电路工作信号工作信号模拟信号(连续的)模拟信号(连续的)数字信号(离散的)数字信号(离散的)三极管工作状态三极管工作状态放大状态放大状态饱和或
3、截止状态饱和或截止状态分析工具分析工具图解法、等效电路法图解法、等效电路法逻辑代数逻辑代数研究的主要问题研究的主要问题放大性能放大性能逻辑功能逻辑功能基本单元电路基本单元电路放大器放大器逻辑门、触发器逻辑门、触发器主要电路功能主要电路功能放大作用放大作用算术运算、逻辑运算算术运算、逻辑运算第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路5-1 分立元件门电路分立元件门电路一、一、“与与”门电路门电路二、二、“或或”门电路门电路三、三、“非非”门电路门电路四、复合逻辑门电路四、复合逻辑门电路第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路1。理解与、或、非三种基本逻辑关系。2。掌握与
4、门、或门、非门基本逻辑门的逻辑功能,熟悉其图形符号。3。掌握与非门、或非门、异或门等复合逻辑门的逻辑功能,熟悉其图形符号,会写逻辑表达式和真值表。第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路1。 与逻辑关系与逻辑关系当决定一事件的所有条件都具备时,事件才发生的当决定一事件的所有条件都具备时,事件才发生的逻辑关系。逻辑关系。功能表功能表灭灭灭灭灭灭亮亮断断断断断断合合合合断断合合合合与逻辑关系与逻辑关系开关开关A开关开关B灯灯Y电源电源ABY一、一、“与与”门电路门电路第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路真值表真值表逻辑函数式逻辑函数式 与门与门逻逻辑辑符符号号与逻辑
5、的表示方法:与逻辑的表示方法:ABY&000100011011ABBAY功能表功能表灭灭灭灭灭灭亮亮断断断断断断合合合合断断合合合合ABYABY第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路2、二极管、二极管“与与”门电路门电路RV1V1V2V2+5VUCCY YAB二极管二极管“与与”门电路门电路与门电路:与门电路:实现与逻辑关系的电路实现与逻辑关系的电路“0”表示表示低电位低电位(2。4V)。)。(1)A、B均为均为0时时000输出为输出为“0”(2)A为为0,B为为1时时1输出为输出为“0”(3)A为为1,B为为0时时输出为输出为“0”1(4)A为为1,B为为1时时输出为输出为“
6、1”1与门的逻辑功能与门的逻辑功能:“全全1出出1,有,有0出出0” 第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路二、二、 “ 或或”门电路门电路决定一事件结果的诸条件中,只要有一个或一个以决定一事件结果的诸条件中,只要有一个或一个以上具备时,事件就会发生的逻辑关系。上具备时,事件就会发生的逻辑关系。BAY或门或门或逻辑关系或逻辑关系开关开关A开关开关B灯灯Y电源电源真值表真值表逻辑函数式逻辑函数式逻逻辑辑符符号号011100011011ABYABY11、“或或”逻辑关系:逻辑关系:第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路2 2、二极管、二极管“或或”门电路门电路R R
7、V1V1V2V2-5V-5VU UCCCCY YA AB B二极管二极管“或或”门电路门电路或门电路:或门电路:实现或逻辑关系的电路实现或逻辑关系的电路(1 1)A A、B B均为均为0 0时时0 00 00 0输出为输出为“0 0”(2 2)A A为为0 0,B B为为1 1时时1 1输出为输出为“1 1”(3 3)A A为为1 1,B B为为0 0时时输出为输出为“1 1”1 1(4 4)A A为为1 1,B B为为1 1时时输出为输出为“1 1”1 1或门的逻辑功能或门的逻辑功能:“全全0 0出出0 0,有,有1 1出出1”1” 第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路三、
8、三、“非非”门电路门电路只要条件具备,事件便不会发生;条件不具备,只要条件具备,事件便不会发生;条件不具备,事件一定发生的逻辑关系。事件一定发生的逻辑关系。真值表真值表逻辑函数式逻辑函数式A Y 逻逻辑辑符符号号非门非门非逻辑关系非逻辑关系1001AY1开关开关A灯灯Y电源电源RAY1、“非非”逻辑关系逻辑关系第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路2 2、三极管、三极管“非非”门电门电路路V VY YA A-U-UBBBB-5V-5V+U+UCCCC+5V+5VR RB1B1R RB2B2R RC C三极管非门电路三极管非门电路非门电路:非门电路:实现非逻辑关系的电路实现非逻辑
9、关系的电路(1 1)A A为为0 0时时Y Y为为“1”1”(2 2)A A为为1 1时时Y Y为为“0”0”非门的逻辑功能非门的逻辑功能:“有有0 0出出1 1,有,有1 1出出0”0” 1 1 0 01 1 0 0第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路四、复合逻辑门电路四、复合逻辑门电路1 1、 “ “与非与非”门门 2 2、“ “ 或非或非”门门 3 3、“异或异或” ” 门门 1 11 11 10 0ABY10 00 00 10 11 01 01 11 1A AB B& &1YBAY21 10 00 00 0A AB BY Y1 1Y Y2 2Y Y1 1、Y Y2 2
10、 的真值表的真值表A AB B2Y11BABABAY_3A AB B3Y=1=1A AB BY Y3 30 00 00 00 10 11 11 01 01 11 11 10 0Y Y3 3 的真值表的真值表逻辑功能:逻辑功能:有有0 0出出1 1,全,全1 1出出0 0逻辑功能:逻辑功能:有有1 1出出0 0,全,全0 0出出1 1逻辑功能:逻辑功能:相同出相同出0 0, 不同出不同出1 1第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路 “”和“”没有数值大小的概念,仅表示事物相互对立的两种状态。返 回 章 目 录第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路集集成成逻逻辑辑门
11、门双极型集成逻辑门双极型集成逻辑门MOS集成逻辑门集成逻辑门按器件类型分按器件类型分PMOSNMOSCMOS本节内容本节内容集成门电路的基本结构、工作原理。集成门电路的基本结构、工作原理。5-2 5-2 集成门电路集成门电路内容概述内容概述第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路1。了解TTL、CMOS门电路的特点,掌握其逻辑功能,并能根据逻辑功能写出相应的逻辑符号、逻辑表达式和真值表。2。了解CMOS传输门和模拟开关电路,掌握其逻辑符号。3。了解常用的国际和国外逻辑符号及其对应关系。第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路一、一、TTL与非门电路与非门电路输入级由
12、多发射极晶体管输入级由多发射极晶体管V1、二二极管极管V5、V6和基极电组和基极电组R1组成,组成,它实现了输入变量它实现了输入变量A、B的与运的与运算算中间级是放大级,由中间级是放大级,由V2、R2和和R3组成,组成,V2的集电极的集电极C2和发射和发射极极E2可以分别提供两个相位相反可以分别提供两个相位相反的电压信号的电压信号输出级:由输出级:由V3、V4、二极管、二极管V7和电阻和电阻R4组成组成其中其中V3与与V4组成推挽式输出组成推挽式输出结构。具有较强的负载能力结构。具有较强的负载能力V1R1R1TTLTTL”与非与非”门的典型电路门的典型电路输入输入级级输出输出级级中间中间级级V
13、1R1V5V6V2V3V4V7R2R3R4AB+UCCC1C2E2Y第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路TTLTTL与非门逻辑功能分析与非门逻辑功能分析 输入端输入端至少至少有一个为有一个为低低电平电平0。3V3。6VV1管、管、 V5导通导通 ,这时,这时Uc1 = UA + Ube1 = 1V, V2、V4截止,截止, UYUCC输出输出高电平高电平TTLTTL”与非与非”门的典型电路门的典型电路V1R1V5V6V2V3V4V7R2R3R4AB+UCCC1C2E2Y第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路TTLTTL与非门逻辑功能分析与非门逻辑功能分析 输入
14、端输入端全全为为高电平高电平V1、V5、V6管截止管截止 ,这,这时时Uc1 Ucc V2、V4饱和导饱和导通,通, UY0输出输出低电平低电平V1R1V5V6V2V3V4V7R2R3R4AB+UCCC1C2E2YTTLTTL”与非与非”门的典型电路门的典型电路第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路 输入端全为高电平,输输入端全为高电平,输出为低电平出为低电平 输入至少有一个为低电输入至少有一个为低电平时,输出为高电平平时,输出为高电平由由此可见电路的输出和此可见电路的输出和输入之间满足与非逻辑输入之间满足与非逻辑关系关系ABF TTLTTL与非门逻辑功能与非门逻辑功能小结小结
15、TTL”与非与非”门的典型电路门的典型电路V1R1V5V6V2V3V4V7R2R3R4AB+UCCC1C2E2Y第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路2 2、主要参数、主要参数 扇出系数扇出系数NO: 输出高电平输出高电平UOH: 输出低电平输出低电平UOL: 开门电平开门电平UON:在额定负载条件下,使输出为在额定负载条件下,使输出为“0”所需的最小输所需的最小输入高电平值。入高电平值。当输入端全为当输入端全为“1”时,在输出端得到的输出电平。时,在输出端得到的输出电平。当输入端有当输入端有“0”时,在输出端得到的输出电平。时,在输出端得到的输出电平。 关门电平关门电平UOF
16、F:在额定负载条件下,使输出为在额定负载条件下,使输出为“1”所需的最大输入所需的最大输入低电平值。低电平值。正常工作时能驱动的同类门的数目。正常工作时能驱动的同类门的数目。一般一般, UOH 3。2V一般一般, UOL0。35V一般,一般, UON 1。8V一般,一般,UOFF 0。8V一般,一般,N O8V第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路导通延迟时间导通延迟时间t tPHLPHL:输入波形上升沿的输入波形上升沿的50%50%幅值处到输出波幅值处到输出波形下降沿形下降沿50% 50% 幅值处所需要的时间,幅值处所需要的时间,截止延迟时间截止延迟时间t tPLHPLH:从
17、输从输入波形下降沿入波形下降沿50% 50% 幅值处到幅值处到输出波形上升沿输出波形上升沿50% 50% 幅值处幅值处所需要的时间,所需要的时间,平均传输延迟时间平均传输延迟时间t tpdpd:2 PHLPLHpdttt 通常通常t tPLHPLHt tPHLPHL,t tpdpd越小,电越小,电路的开关速度越高。路的开关速度越高。一般一般t tpdpd = 10ns = 10ns40ns40ns输入信号输入信号VI输出信号输出信号V0 平均传输延迟时间平均传输延迟时间t tpd:pd:第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路TTLTTL“与非与非”门的引脚图门的引脚图14131
18、2111098123456774LS00A1B1Y1A2B2Y2GNDY3B3Y4B4A4CCUA3第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路1 1、 MOSMOS管的开关特性管的开关特性数字逻辑电路中的数字逻辑电路中的MOSMOS管均是增强型管均是增强型MOSMOS管,它具有以下特点:管,它具有以下特点:NMOSNMOS管管:当当|UGS|UT| 时,管子导通,导通电阻很小,相当于开关闭合时,管子导通,导通电阻很小,相当于开关闭合 当当|UGS|UT| 时,管子截止,相当于开关断开时,管子截止,相当于开关断开PMOSPMOS管与管与NMOSNMOS管相反。管相反。第五章第五章 门
19、电路及组合逻辑电路门电路及组合逻辑电路2 2、几种、几种CMOSCMOS集成门电路集成门电路工作原理:工作原理:a a)输入为低电平)输入为低电平“0 0”时时V VP P导通,导通,输出输出Y Y为高电平为高电平“1 1”V VN N截止截止b)b)输入为高电平输入为高电平“1 1”时时V VP P截止,截止,V VN N导通导通实现逻辑实现逻辑“非非”功能功能AF 漏极相连漏极相连做输出端做输出端衬底与漏源间的衬底与漏源间的PNPN结始终处于反偏结始终处于反偏,NMOSNMOS管的衬底总是接到电路的管的衬底总是接到电路的最低电最低电位位,PMOSPMOS管的衬底总是接到电路的管的衬底总是接
20、到电路的最最高电位高电位柵极相连做柵极相连做输入端输入端PMOSNMOS(1)非门)非门输出为低电平输出为低电平“0”。第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路(2)与非门)与非门二输入二输入“与非与非”门电路结构如图门电路结构如图a a)当)当A和和B为高电平为高电平时时: :b b)当)当A和和B有一个或一个有一个或一个以上为低电平以上为低电平时时: :电路输出电路输出高电平高电平输出输出低电平低电平电路实现电路实现“与非与非”逻辑功能逻辑功能ABF 1止止两个串联的两个串联的NMOS VNMOS VN1N1、V VN2N2每个输入端与一每个输入端与一 个个 NMOS管和一个
21、管和一个PMOS管的栅极相管的栅极相连连两个并联的两个并联的PMOSPMOS管管V VP1P1、V VP2P21 00通通止止止止通通止止通通通通1第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路(3 3)或非门)或非门输入输入“或非或非”门电路结构如图门电路结构如图a a)当当A A和和B B为低电平为低电平时时: :b b)当当A A和和B B有一个或一个有一个或一个以上为高电平以上为高电平时时: :电路输出电路输出低电平低电平输出输出高电平高电平电路实现电路实现“或非或非”逻辑功能逻辑功能Y=A+BY=A+B两个并联的两个并联的NMOSNMOS管管 V VN1N1、V VN2N2两
22、个串联的两个串联的PMOSPMOS管管V VP1P1、V VP2P2每个输入端与一每个输入端与一 个个 NMOSNMOS管和一个管和一个PMOSPMOS管的栅极相连管的栅极相连0 00 0通通止止止止通通1 11 1止止通通通通止止0 0第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路工作原理:工作原理:a a)当)当C C 为低电平为低电平时,时,b b)当)当C C为高电平为高电平时,时,由此可见由此可见传输门传输门相当相当于一个理想的于一个理想的开关,且是开关,且是一个双向开关一个双向开关(1 1)CMOSCMOS传输门传输门逻辑符号逻辑符号输出输出门控制信号门控制信号输入输入3
23、3、CMOSCMOS传输门与模拟开关传输门与模拟开关止止止止0 01 1V VN N、V VP P截止,传输门相当于截止,传输门相当于开开关断开关断开,传输门保存信息,传输门保存信息V VN N、V VP P中至少有一只管子导通,使中至少有一只管子导通,使U Uo o= =U Ui i,这相当于,这相当于开关接通开关接通,传输,传输门传输信息门传输信息第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路(2)CMOS模拟开关模拟开关a)电路结构)电路结构b)逻辑符号)逻辑符号CMOSCMOS模拟开关模拟开关反相器反相器传输门传输门当当C=1时,传输门导通,时,传输门导通,开关接通,开关接通,
24、Uo=Ui当当C=0时,传输门截止,时,传输门截止,开关断开开关断开第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路 一般门电路的输出端是不可直接相连的,因为那可能会使门电路损坏。只有OC门的输出端才能直接相连, 从而实现线与的功能。返 回 章 目 录第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路一、数制与码制一、数制与码制二、逻辑代数与逻辑函数的化简二、逻辑代数与逻辑函数的化简三、逻辑函数的表达方式及其互三、逻辑函数的表达方式及其互相转换相转换5-3 5-3 逻辑代数基础逻辑代数基础第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路1。能熟练地掌握二进制数和十进制数之间的转
25、换,掌握逻辑代数的基本运算法则,会进行数制间的转换,熟悉8421BCD码的编码规则。2。掌握逻辑代数的基本定律、公式和规则,能运用逻辑代数法化简逻辑函数,掌握由真值表写逻辑表达式的方法,并能对逻辑电路图、逻辑表达式、真值表三者进行互换。第五章第五章 门电路及组合逻辑电路门电路及组合逻辑电路(1)十进制)十进制=3 102 + 6 101+ 9 100权权 权权 权权2)基数)基数10,逢十进一逢十进一,即,即9+1=103)不同数位上的数具有不同的权值)不同数位上的数具有不同的权值10i。 4)任意一个十进制数,都可按其权位展开成多项式的形)任意一个十进制数,都可按其权位展开成多项式的形式式(
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术基础第五版 电子技术 基础 第五 电子 课件
限制150内