2022年锁相增益放大电路设计 .pdf
《2022年锁相增益放大电路设计 .pdf》由会员分享,可在线阅读,更多相关《2022年锁相增益放大电路设计 .pdf(20页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1 西华大学课程设计报告锁相增益放大电路摘要: 随着科学技术的发展,使测量技术得到日趋完善的发展,同时也提出更高要求。尤其是一些极端条件下的测量已成为现代认识自然的主要手段,由于微弱信号检测(weak signal detection)能测量传统观念认为不能测量的微弱量,所以才获得迅速的发展和普遍的重视,微弱信号检测已逐渐形成一门边缘学科学。锁相放大器(lock in. Amplifier 简称 LIA)就是检测淹没在噪声中的微弱信号的仪器,它可用于测量交流信号的幅度和相位,有极强的抑制干扰和噪声的能力,有极高的灵敏度,可测量毫微伏量级的微弱信号,自1962年美国 PARC 第一个相干检测的锁
2、相放大器问世以来,锁相放大器有了迅速的发展, 性能指标有了很大的提高, 现已被广泛应用于科学技术的领域。关键字 :锁相放大课程设计微弱信号检测Abstract: Along with sciences and technologys development, enables the measuring technique to obtain day by day the consummation development, simultaneously also sets a higher request. Especially under some extreme conditions sur
3、vey has become the modern understanding natural principal means that because the weak signal detection (weak signal detection) can survey the traditional ideas to think cannot survey weak quantity, therefore only then obtains the rapid development and the universal value, the weak signal detection h
4、as formed an edge study science gradually. Phaselock amplifier (lockin. Amplifier is called LIA) is examines the submergence in the noise weak signal instrument, it may use in surveying the exchange signal the scope and the phase, has the greatly strengthened barrage jamming and noise ability, has t
5、he extremely high sensitivity, the measurable quantity millimicro bending down magnitudes weak signal, the American PARC first coherent detections phaselock amplifier has been published since 1962, the phase lock amplifier has the rapid development, the performance index had the very big enhancement
6、, widely was already applied in science and technology many domains.Keyword: The phase lock enlarges the curriculum project weak signal detection 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 20 页 - - - - - - - - - 2 西华大学课程设计报告锁相增益放大电路目录前言 . . 11. 设计原理 . 11.1
7、锁相环简介. 11.2 用途 . 21.3. 工作原理. 21.3.1 分类 . 21.3.2 基本工作原理 . 21.3.3 模拟锁相环工作原理. 21.3.4 数字锁相环工作原理. 32. 方案设计 . . 32.1 设计原理框图如下 . . 32.2 锁相增益放大电路 . . 32.3 LM311 整形电路 . . 42.4 相干检测及相敏检波器. . 42.4.1 集成芯片 CD4046 . . 72.4.2 相敏检波器 DG201 . 92.5 参考通道 . 102.6 信号通道 . . 102.7 动态范围和动态储备 . . 102.8 锁相放大器对噪声的抑制. . 112.8.1
8、 等效噪声带宽. 112.8.2 信噪比改善( SNIR ) . 132.8.3 锁相放大器的噪声. 133. 锁相环测试 . . 144. 原器件清单 . . 155. 总结 . . 166. 参考文献 . . 17附一 原理图 . . 18名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 20 页 - - - - - - - - - 1 西华大学课程设计报告锁相增益放大电路前言微弱信号检测是利用电子学、信息论、物理学和电子计算机的综合技术。它是在认识噪声与信号的物理特性
9、和相关性的基础上,把被噪声淹没的有用信号提取出来的一门新兴技术学科。本设计阐述了相关检测原理,锁相放大器(LOOK IN) 的基本组成,以及锁相放大器的测试方法。1. 设计原理1.1 锁相环简介锁相环由鉴相器、环路滤波器和压控振荡器组成。鉴相器用来鉴别输入信号Ui 与输出信号Uo之间的相位差,并输出误差电压Ud 。Ud 中的噪声和干扰成分被低通性质的环路滤波器滤除,形成压控振荡器(VCO )的控制电压Uc。 Uc 作用于压控振荡器的结果是把它的输出振荡频率fo 拉向环路输入信号频率fi ,当二者相等时,环路被锁定,称为入锁。维持锁定的直流控制电压由鉴相器提供,因此鉴相器的两个输入信号间留有一定
10、的相位差。PLL:phase Locked Loop 相同步回路 , 锁相回路 , 用来统一整合时脉讯号, 使内存能正确的存取资料。直接数字频率合成(DDSDigital Direct Frequency Synthesis)技术是一种新的频率合成方法,是频率合成技术的一次革命,JOSEPH TIERNEY 等 3 人于 1971年提出了直接数字频率合成的思想,但由于受当时微电子技术和数字信号处理技术的限制, DDS技术没有受到足够重视,随着电子工程领域的实际需要以及数字集成电路和微电子技术的发展,DDS技术日益显露出它的优越性。DDS是一种全数字化的频率合成器,由相位累加器、波形ROM 、D
11、/A 转换器和低通滤波器构成。时钟频率给定后,输出信号的频率取决于频率控制字,频率分辨率取决于累加器位数,相位分辨率取决于ROM的地址线位数,幅度量化噪声取决于 ROM 的数据位字长和D/A 转换器位数。DDS有如下优点: 频率分辨率高,输出频点多,可达个频点 (N 为相位累加器位数) ;频率切换速度快,可达us 量级; 频率切换时相位连续; 可以输出宽带正交信号; 输出相位噪声低,对参考频率源的相位噪声有改善作用;名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 20 页
12、 - - - - - - - - - 2 西华大学课程设计报告锁相增益放大电路可以产生任意波形; 全数字化实现,便于集成,体积小,重量轻,因此八十年代以来各国都在研制和发展各自的DDS产品,如美国QUALCOMM公司的Q2334,Q2220;STANFORD公司的 STEL-1175,STEL-1180;AD公司的 AD7008 ,AD9850,AD9854等。这些DDS芯片的时钟频率从几十兆赫兹到几百兆赫兹不等,芯片从一般功能到集成有D/A转换器和正交调制器。PLL:Phase Locked Logic 相同步逻辑锁相环的用途是在收、发通信双方建立载波同步或位同步。因为它的工作过程是一个自动
13、频率(相位)调整的闭合环路,所以叫环。锁相环分模拟锁相环和数字锁相环两种。1.2 用途锁相环最初用于改善电视接收机的行同步和帧同步,以提高抗干扰能力。20世纪 50 年代后期随着空间技术的发展,锁相环用于对宇宙飞行目标的跟踪、遥测和遥控。 60 年代初随着数字通信系统的发展,锁相环应用愈广,例如为相干解调提取参考载波、建立位同步等。具有门限扩展能力的调频信号锁相鉴频器也是在60 年代初发展起来的。在电子仪器方面,锁相环在频率合成器和相位计等仪器中起了重要作用. 锁相环技术目前的应用集中在以下三个方面:第一信号的调制和解调;第二信号的调频和解调;第三信号频率合成电路。1.3. 工作原理1.3.1
14、 分类锁相环可以分为模拟锁相环和数字锁相环。1.3.2 基本工作原理压控振荡器给出一个信号, 一部分作为输出, 另一部分通过分频与PLL IC 所产生的本振信号作相位比较, 为了保持频率不变, 就要求相位差不发生改变, 如果有相位差的变化, 则 PLL IC 的电压输出端的电压发生变化, 去控制 VCO, 直到相位差恢复 ! 达到锁频的目的! 能使受控振荡器的频率和相位均与输入信号保持确定关系的闭环电子电路。1.3.3 模拟锁相环工作原理模拟锁相环主要由相位参考提取电路、压控振荡器、相位比较器、控制电路名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - -
15、 - - - - - 名师精心整理 - - - - - - - 第 4 页,共 20 页 - - - - - - - - - 3 西华大学课程设计报告锁相增益放大电路等组成。压控振荡器输出的是与需要频率很接近的等幅信号,把它和由相位参考提取电路从信号中提取的参考信号同时送入相位比较器,用比较形成的误差通过控制电路使压控振荡器的频率向减小误差绝对值的方向连续变化,实现锁相,从而达到同步。1.3.4 数字锁相环工作原理数字锁相环主要由相位参考提取电路、晶体振荡器、分频器、相位比较器、脉冲补抹门等组成。分频器输出的信号频率与所需频率十分接近,把它和从信号中提取的相位参考信号同时送入相位比较器,比较结
16、果示出本地频率高了时就通过补抹门抹掉一个输入分频器的脉冲,相当于本地振荡频率降低;相反,若示出本地频率低了时就在分频器输入端的两个输入脉冲间插入一个脉冲,相当于本地振荡频率上升,从而达到同步。2. 方案设计2.1 设计原理框图如下2.2 锁相增益放大电路锁相环放大器最初用于改善电视接收机的行同步和帧同步,以提高抗干扰能力 . 而精密量测技术的发展, 锁相放大器是基于微弱信号的相关检测原理,具有中心频率稳定,通频带窄,品质因数高等特点。是一种频率变换技术,给信号A乘以不同频率的正弦波B,会产生它们的和与差的正弦波,即2)cos()cos(sinsinBABABA令 B与 A信号相同,则22cos
17、1sinsinABA可产生直流和 2 倍交流信号,如引入相位和频率2)2cos()cos()sin()sin(ttt名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 20 页 - - - - - - - - - 4 西华大学课程设计报告锁相增益放大电路如 B与 A信号的相位和频率都相同, 直流值变为最大; 相差 900,直流值为 0。 因此,用频率相同的参考信号B乘以信号 A,通过滤波除去与信号A频率不同的成分即噪声,在原理上可构成具有无限大Q值的滤波器。 在现代通信及信号
18、处理中应用于检测淹没在噪声的微弱信号。2.3 LM311 整形电路输入信号送入 LM311进行滞回比较,可较好消除边缘毛刺,实现低频信号整形。图为 LM311的滞回比较电路图此电路将输入的信号通过运放及其他电阻、电容元件后,形成方波信号。首先,由第一级运放将输入信号放大再由第二级运放将正弦信号转换为方波信号。2.4 相干检测及相敏检波器相关反映了两个函数由一定关系,如果两个函数的乘积对时间的积分不为零,则表明这两个函数相关。相关按概念分为自相关和互相关,微弱信号中一般采用抗干扰能力强的互相关检测。 设信号为被检信号和噪声的叠加,为与被检信号同步的参考信号,二者的相关函数为名师资料总结 - -
19、-精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 20 页 - - - - - - - - - 5 西华大学课程设计报告锁相增益放大电路由于噪声和参考信号不相关,故, 所以。锁相放大器通过直接实现计算相关函数来实现从噪声中检测到淹没信号。锁相放大器的核心部分是相敏检波器(phasesensitive detector,简称 PSD ) ,也有称它为混频器( mixer )的,它实际上是一个乘法器。加在信号输入端的信号经滤波器会晤调谐放大器后加到PSD的一个输入端。 在参考输入端加一个与被测信号频
20、率相同的正弦波(或方波)信号,经触发整形和移相变成方波信号,加到PSD的另一个输入端。设加在 PSD上的被测信号为,加在 PSD上的方波参考信号幅度为 1,若用傅立叶级数展开,则方波的表达式为,(n=0,1,2, ) . 于是 PSD输出信号为(241)从上式可以看出,包括下列各频率分量:(242)名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 20 页 - - - - - - - - - 6 西华大学课程设计报告锁相增益放大电路,在正常工作情况下,参考信号的基波频率与被
21、测信号的频率是相等的,即。这时 PSD的输出信号,中含有直流成分(243), 经低通滤波器(lowpass filter,简称 LPF )后, PSD输出信号中的交流成分被滤去,只有直流成分的输出,它的大小与输入信号和参考信号的相位差有关,当时,输出信号最大(244), 可见,输出信号的大小还和被测信号的幅值成正比。由于参考通道由精密可调的移相器,不管参考信号和被测信号之间的相位差时多少,总可以调节移相器, 使在 PSD 输入端,从而输出达到最大值, 经过校准一般让输出最大时代表输入信号的有效值。当时,。由以上讨论可以看出,在被测信号中若混杂有相同频率而不同信号的干扰信号时,经过PSD ,会受
22、到一定的抑制。(图 242)画出了具有几个典型数值时的、和的波形。从式(242)进一步看出, 若输入信号为三次谐波, 即出现了的情况,这时分量就是直流分量,其数值为。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 8 页,共 20 页 - - - - - - - - - 7 西华大学课程设计报告锁相增益放大电路图 273 与的基波情况相比,除大小降低1/3以外,其他情况都一样。同理,如果则相应的直流分量为(245)这表明被测信号中的奇次谐波成分在输入信号中仍占一定比例,或者说,PSD
23、 LPF系统对奇次波的抑制能力有一定限度, (图 244)画出的 PSD的谐波响应图。因此,在实际锁相放大器内, 在信号通道中, 还设置有高通滤波器、 低通滤波器和调谐放大器,以便对混杂在被测信号内的干扰和噪声先进行一定的抑制,然后输给PSD ,以便加强整个锁相放大器对噪声和干扰的抑制能力。图 244 PSD 谐波响应时间2.4.1 集成芯片 CD4046 CD4046 是通用的 CMOS 锁相环集成电路,其特点是电源电压范围宽(为3V18V) ,输入阻抗高 ( 约 100M ),动态功耗小,在中心频率f0 为 10kHz下功耗仅为 600W 。外部附加电压电流变换电路可改善VCO 特性。C
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年锁相增益放大电路设计 2022 年锁相 增益 放大 电路设计
限制150内