2022年vhdl参考答案上机练习三:时序逻辑电路设计 .pdf
《2022年vhdl参考答案上机练习三:时序逻辑电路设计 .pdf》由会员分享,可在线阅读,更多相关《2022年vhdl参考答案上机练习三:时序逻辑电路设计 .pdf(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、VHDL 与复杂数字系统设计上机实验 3:时序逻辑电路的VHDL 程序设计一、实验目的:1.掌握在 Maxplus II 开发平台上,使用硬件描述语言设计电路的基本操作步骤;2.运用所学 VHDL 的描述语句完成一种时序逻辑电路的设计。二、要点:时序逻辑电路在电路结构上有两个显著特点: 第一,时序电路通常包含组合电路和存储电路 两个组成部分, 而且存储电路是必不可少的。 第二,存储电路的输出状态必须反馈到组合电路的输入端,与输入信号一起,共同决定组合逻辑电路的输出。时序电路的信号变化特点:时序电路以时钟信号为驱动; 电路内部信号的变化 (或输出信号的变化) 只发生在特定的时钟边沿;其他时刻输入
2、信号的变化对电路不产生影响;要点:执行条件的控制;时钟边沿的检测;1、执行条件的控制采用进程描述可以有效控制执行条件,若进程以时钟信号(clk)为唯一敏感信号,则只有当时钟信号变化时,进程才执行;在其他时刻,任何输入信号的变化对电路(进程)不起作用;模版 1:process (clock) -敏感信号表中只有时钟begin if rising_edge(clock) then-监测时钟上升沿,若用falling_edge(clock) -则监测时钟下升沿。end if; end process ; 例:时钟上升沿动作的D 触发器library ieee; use ieee.std_logic_
3、1164.all; 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 7 页 - - - - - - - - - entity dff1 is port(clk, d: in std_logic; q: out std_logic); end dff1; architecture rtl of dff1 is begin process(clk) begin if (clkevent and clk=1) then q=d; end if; end process; end
4、 rtl; 时序逻辑电路的初始状态应由复位(或清零) 信号来设置, 根据复位信号对时序逻辑电路复位操作的不同,可分为同步复位和异步复位。同步复位:复位信号有效, 并且在给定的时钟边沿到来时, 触发器才被复位。同步复位在以时钟为敏感信号的进程中定义,且用if 语句来描述复位条件。模版 2:process (clock) -敏感信号表中只有时钟信号begin if rising_edge(clock) then-监测时钟边沿if (reset_condition) then -监测同步复位信号的电平值signal_out=reset_value; else signal_out= signal_i
5、n; end if; end if; end process ; 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 7 页 - - - - - - - - - 异步复位: 复位信号一旦有效,时序逻辑电路立即回到初始状态。为实现异步复位,进程敏感信号表中时钟信号clk、复位信号 reset同时存在;用 if 语句描述复位条件;在 elsif 段描述时钟边沿的条件。模版 3:process (clock, reset) -敏感信号表中只有时钟和复位信号begin if(rese
6、t_condition) then -监测异步复位信号的电平值elsif rising_edge(clock) then-监测时钟上升沿,若用falling_edge(clock)-则监测时钟下升沿。end if; end process ; 例:异步清零 D 触发器process( clk, clr ) begin if (clr = 0 ) thenq=0; elsif (clkevent and clk=1) then q=d; end if; end process; 注:进程的敏感信号有时也可以采用wait 语句替代。2、时钟边沿的检测为了确保电路状态只在时钟的特定边沿(上升 /下降
7、)发生变化, 需要对时钟边沿进行检测;VHDL 通常采用属性语句检测时钟边沿;与时钟有关的属性语句:clkevent boolean clk 有变化时为 true;clklast_value clk 在变化之前的值;例:上升沿的检测:clkevent and clk=1 ; 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 7 页 - - - - - - - - - clkevent and clklast_value=0 ; 在由上升沿导致的进程执行时,上述两个表达式的值
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年vhdl参考答案上机练习三:时序逻辑电路设计 2022 vhdl 参考答案 上机 练习 时序 逻辑电路 设计
限制150内