2022年微型计算机系统期末习题答案 .pdf
《2022年微型计算机系统期末习题答案 .pdf》由会员分享,可在线阅读,更多相关《2022年微型计算机系统期末习题答案 .pdf(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第 1 页 共 8 页8086微型计算机系统考试题目答案一、填空题(每空 1 分, 共 20 分)1、微型计算机硬件系统可分成为 CPU 、存储器和 I/O接口 三大模块,模块之间通过总线连接而成。在系统与输入 / 输出设备之间,必须通过I/O 接口相连接。2、目前计算机系统主要有两种体系结构,它们分别是冯.诺依曼和哈弗,有更高运行效率的是哈弗。3、已知 X=68 ,Y=-12,若用 8 位二进制数表示,则 XY补50H,此时,CF=_ _;XY补 38H/56D, OF=_0_ 。4、8086 CPU的基本总线周期包含了 4 个 T状态。5、I/O 端口地址有两种编址方式,它们分别是独立编址
2、和存储统一编址;接口电路中,输入端口必须具有缓冲功能,而输出端口必须具有锁存功能。6、硬件中断可分为可屏蔽中断_和_ 非屏蔽中断两种。7、8086/8088 CPU响应可屏蔽中断的条件是 _IF=1 。8、通用微型计算机的CPU 由 _ 微处理器、存储器以及 I/O 接口电路 _ 组成, 8086CPU 按照结构有 _EU和 BIU _2 个独立的处理部件组成。9、计算机最常用的数据编码是补码,若机器字长为8 位,则十进制数 -128 的补码是10000000B ; 若有带符号数X=01H ,Y=81H ,则由计算机作 8 位减法运算 X-Y 后,累加器中的数是10000000B ,借位标志
3、CF= 1 、符号标示 SF=_1_、溢出标志 OF=_ 1_。由此可判断结果真值应为 -12810. 8086/8088 CPU 在 RESET 信号到来后其 CS和 IP 的值分别为 _ FFFFH和 0000H 。11. CPU 与外设传送数据时,输入 / 输出控制方式有 _ 无条件方式 _ ,_ 查询方式 _, 中断方式和_ DMA方式。12. 8086 CPU 响应一个可屏蔽中断请求时,将向外设发送两个中断响应脉冲,通过数据总线读入中断类型码。13. INTEL 8253 采用 BCD 码计数时,其最大计数值为 _ 0000H ,此时的计数初值为 _10000D 二、选择题1判断两个
4、无符号数加法运算是否溢出的标志是_D_ A. ZF ; B. SF; C. CF; D. OF 28086CPU 在计算物理地址时,应将段地址_C_ 。A.左移 1位;B.右移 1 位;C.左移 4位;D.右移 4 位3INTEL 8088/8086 CPU 由_D_ 组成。 A 通用寄存器、专用寄存器和ALU; B ALU 、FR及 8 个 16 位通用寄存器 C CS 、ES 、SS 、DS及 IP、指令队列 ; D EU和 BIU 4下列 4种描述中正确的是 _B _。 A 汇编语言只由指令语句构成。 B 汇编语言语句包括指令语句和伪指令语句和宏指令语句。 C 指令语句和伪指令语句都能经
5、汇编程序翻译成机器代码。 D 指令语句和伪指令语句都不能经汇编程序翻译成机器代码。5. 已知内存单元(20510H ) =31H , (20511H ) =32H , (30510H ) =42H , (30511H )=43H ,且 AX = 3A7BH ,DS=2000H, SS=3000H, BP = 0500H,则执行 MOV AL, BP+10H后 AX= D 。A. 3A31H B. 3231H C. 427BH D. 3A42H 6一微机系统采用一片8259A ,若 8259A设置为普通全嵌套、 非缓冲、非自动中断结束等方式, 并将 ICW2设置为 08H ,名师资料总结 - -
6、 -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 8 页 - - - - - - - - - 第 2 页 共 8 页各中断源的优先权是 (1) C ,IR5 引脚上中断源的中断类型码为(2) D ,该中断源的中断服务程序入口地址应存于中断向量表中首址为(3) C 的 4个单元内。(1) A 自动循环 B 固定不变, IR7 优先权最高, IR0 优先权最低C 固定不变, IR0 优先权最高, IR7 优先权最低 D 由程序设定,可设置IRi 优先权最高(2) A 05H B 08H C 0DH
7、 D 0FH (3)A 05H B 14H C 24H D 34H 78253通道 1 外接 100 KHz的时钟信号,按十进制计数,则当写入计数器的初值为5000H时,定时时间为(1) C ;若按二进制计数,定时10ms,则写入的计数初值为 (2) A 。(1) A 5ms B 50 ms C 204.8 ms D 20.48ms (2)A 1000H B 0100H C 0064H D 03E8H 8、循环指令 LOOP 的退出条件是 _C_ 。 A AX 0 BBX 0 CCX 0 DCX 1 9、8086/8088 系统中用于形成地址总线的器件是_A_ 。A 缓冲器 ; B 锁存器 ;
8、 C) 计数器 ; D) 译码器10、8088/8086 CPU的基本总线周期由 _B_ 个时钟周期组成。A 2 ; B 4 ; C 5 ; D 6 11、在 8086系统中中断号为 0AH ,则存放中断向量的内存起始地址为_ B _ 。A 0AH; B 28H ; C 4AH ; D 2AH 12、80X86 CPU 将累加器 AX的内容清零的正确指令是 _B_ 。A AND AX,AX ; B XOR AX ,AX ;C OR AX ,AX ; D. NOT AX 13、下列器件可作简单输入接口的电路是_(1)_ A _ ,作简单输出接口的电路是_(2)_ B。A 三态缓冲器 ; B 锁存
9、器 ; C 反相器 ; D 译码器14、某微机最大可寻址的内存空间为16MB ,其 CPU 地址总线至少应有 _D_ 条。 A 32 ; B 16 ; C 20 ; D 24 15、伪指令 VAR DW ? 将在内存预留的存储空间是_B_ _。A1字节 B 2字节C 6字节 D4字节16、关系运算符 EQ 、NE 、LT、GT 、LE、GE 等,当运算结果关系成立时汇编返回_A_ 。A0FFFFH B 0000H C0001H D 1000H 17. 8 、8086 CPU寻址 I/O 端口最多使用 _D_ 条地址线。A 8 ; B 10 ; C 12 ; D 16 18、8086/8088
10、系统中用于形成地址总线的器件是_A_。A 缓冲器 ; B 锁存器 ; C) 计数器 ; D) 译码器19. 某微机最大可寻址的内存空间为16MB ,其 CPU 地址总线至少应有 _D_ 条。 A 32 ; B 16 ; C 20 ; D 24 15、两数比较,若相等时转移到LABEL的指令是 _A_ 。A JZ LABEL ; B JC LABEL ; 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 8 页 - - - - - - - - - 第 3 页 共 8 页 C
11、JO LABEL ; D JS LABEL 16、下列信号中 _C_ 用来区分 CPU 访问内存储器或 I/O 接口。A WR; B RD ; C IOM / ; D RDT /17.8086存储信息的基本单位是 _B。A字 B字节 C KB DMB 18.8086的字长有 _C_ 位。 A 32 B. 16 C. 8 D.64 19.8086有4个通用数据寄存器,其中 AX 除用做通用寄存器外,还可用做_A_ 。A累加器 B计数器 C 基址寄存器D段地址寄存器20. 设寄存器 BX 存有一偏移地址,则对应内存单元的物理地址应在_A_ 。A数据段 B代码段C附加段 D堆栈段21. 设寄存器 B
12、P 存有一偏移地址,则对应内存单元的物理地址应在_D_ 。A数据段 B代码段C附加段 D堆栈段22.8086有20根地址线,直接寻址空间为_B_ 。A64 MB B1 MB C1024 KB D 8MB 23. 标志寄存器中 PF 1时,表示 _A_ 。A运算结果低 8位中所含 1的个数为奇数B运算结果低 8位中所含 1的个数为偶数C运算结果有溢出D运算结果无溢出24. 地址加法器是属于 _B_中部件。AEU BBIU C ALU D 指令队列25立即、直接、寄存器间接 3种寻址方式,指令的执行速度,由快至慢的排序为_C_ 。 A 直接、立即、间接 B 直接、间接、立即 C 立即、直接、间接D
13、不一定26指令MOV AL ,BX中的源操作数在 _A_中。 A 数据段 B附加段C. 堆栈段 D代码段27指令ADD AX ,SI+50H 中,源操作数的寻址方式是 _D_ 。 A 变址寻址 B基址和变址寻址 C 基址寻址 D变址相对寻址28指令MOV AX ,DAT1BX DI 中,源操作数的寻址方式是 _D_ 。 A 变址寻址 B 基址和变址寻址 C 基址寻址 D 基址变址相对寻址名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 8 页 - - - - - - - -
14、 - 第 4 页 共 8 页29将累加器 AX 的内容清零,错误的指令是 _B_ 。 A XOR AX ,AX BAND AX ,O C SUB AX ,AX DCMP AX ,AX 32伪指令 VAR DW ? 将在内存预留的存储空间是B _。 A 1字节 B2字节C6字节 D4字节33伪指令 BUF DB 20 DUP(0,1) 在内存中占用的存储空间是 _D_ _。A80字节 B20字节C60字节 D40字节34语句MOV BX ,OFFSET DAT1执行后, BX 中存放的是 B _ 。 A DAT1 的段地址 B.DAT1 的偏移地址 C DAT1 的第1个数据 D. DAT1的物
15、理地址36DOS 功能调用时,功能号应放入 _ C _ 中。 A AX BAL CAH DDX 三、简答题 ( 每小题 5分,共 15 分) 1、 冯诺依曼计算机的基本设计思想是什么?(1)计算机应用由运算器、控制器、存储器、输入和输出设备等五大部分组成。(2)存储器不但能存放数据, 也能存放程序 .计算机具有区分指令和数据的能力。而且数据和指令均以二进制形式存放。(3)将事先编好的程序存入存储器中,在指令计数器控制下,自动高速运行(执行程序)。2、8088CPU 和 8086CPU 结构的区别。(1)8088 指令队列长度是 4 个字节, 8086 是 6 个字节。(2)8088 的 BIU
16、 内数据总线宽度是8 位,而EU 内数据总线宽度是16 位,这样对16 位数的存储器读/ 写操作需要两个读 /写周期才能完成。 8086 的 BIU 和 EU 内数据总线宽度都是16 位。(3)8088 外部数据总线只有 8 条 AD7 AD0 ,即内部是 16 位,对外是 8 位,故 8088 也称为准 16 位机。3、 8086CPU构成系统时其存储器可分为哪两个存储体?它们如何与地址、数据总线连接?8086CPU 构成系统时,其存储器可分为奇地址存储体与偶地址存储体。偶地址存储体的8 位数据线,与 CPU16 位数据总线的 D7D0连接;奇地址存储体的 8 位数据线与 CPU16 位数据
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年微型计算机系统期末习题答案 2022 微型计算机 系统 期末 习题 答案
限制150内