数字逻辑与数字电路习题.doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《数字逻辑与数字电路习题.doc》由会员分享,可在线阅读,更多相关《数字逻辑与数字电路习题.doc(22页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、如有侵权,请联系网站删除,仅供学习与交流数字逻辑与数字电路习题【精品文档】第 22 页一、选择题1十进制数33的余3码为 。A. 00110110 B. 110110 C. 01100110 D. 1001002二进制小数-0.0110的补码表示为 。A0.1010 B1.1001 C1.0110 D1.10103两输入与非门输出为0时,输入应满足 。A两个同时为1 B两个同时为0 C两个互为相反 D两个中至少有一个为04某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的标准与或表达式中共有多少个与项 ?A 9 B7 C16 D不能确定5. 下列逻辑函数中,与相等的是 。6. 设计一个6
2、进制的同步计数器,需要 个触发器。3 4 5 67. 下列电路中,属于时序逻辑电路的是 。编码器 半加器 寄存器 译码器8. 列电路中,实现逻辑功能的是 。 (D)9. 的输出端可直接相连,实现线与逻辑功能。与非门 一般门 集电极开路门 一般门10以下代码中为无权码的为 。 A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码11以下代码中为恒权码的为 。A.8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码12一位十六进制数可以用 位二进制数来表示。A. B. C. D. 1613十进制数25用8421BCD码表示为 。A.10 101 B.0010
3、0101 C.100101 D.1010114在一个8位的存储单元中,能够存储的最大无符号整数是 。A.(256)10 B.(127)10 C.(FF)16 D.(255)1015与十进制数(53.5)10等值的数或代码为 。A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)816矩形脉冲信号的参数有 。A.周期 B.占空比 C.脉宽 D.扫描期17与八进制数(47.3)8等值的数为:A. (100111.011)2 B.(27.6)16 C.(27.3 )16 D. (100111.11)218. 常用的BCD码有 。A.奇
4、偶校验码 B.格雷码 C.8421码 D.余三码19与模拟电路相比,数字电路主要的优点有 。A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强20n个变量的最小项是 。A. n个变量的积项,它包含全部n个变量 B. n个变量的和项,它包含全部n个变量C. 每个变量都以原变量或者反变量的形式出现,且仅出现一次。D. n个变量的和项,它不包含全部变量。21当描述同步时序电路的最简状态表中含有()个状态时,需要两个触发器。A 3 B 4 C 2 D 522组合逻辑电路的结构特点,表现为( )。A有记忆功能 B有反馈回路 C不含记忆元件 D无反馈回路23. 以下表达式中符合逻辑运算法则的是 。
5、 A.CC=C2 B.1+1=10 C.01 D.A+1=124. 逻辑变量的取值和可以表示: 。 A.开关的闭合、断开 B.电位的高、低 C.真与假 D.电流的有、无 25. 当逻辑函数有n个变量时,共有 个变量取值组合? A. n B. 2n C. n2 D. 2n26. 逻辑函数的表示方法中具有唯一性的是 。A.真值表 B.表达式 C.逻辑图 D.卡诺图27.F=A+BD+CDE+D= 。A. B. C. D.28.逻辑函数F= = 。A.B B.A C. D. 29求一个逻辑函数F的对偶式,可将F中的 。A.”换成“+”,“+”换成“” B.原变量换成反变量,反变量换成原变量C.变量不
6、变D.常数中“0”换成“1”,“1”换成“0”E.常数不变30A+BC= 。A .A+B B.A+C C.(A+B)(A+C) D.B+C31在 输入情况下,“与非”运算的结果是逻辑0。 A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是132在 种输入情况下,“或非”运算的结果是逻辑0。A全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为133. 三态门输出高阻状态时, 是正确的说法。A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动34. 以下电路中可以实现“线与”功能的有 。A.与非门 B.三态输出门 C.集电极开
7、路门 D.漏极开路门35以下电路中常用于总线应用的有 。A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门36逻辑表达式Y=AB可以用 实现。A.正或门 B.正非门 C.正与门 D.负或门37TTL电路在正逻辑系统中,以下各种输入中 相当于输入逻辑“1”。A.悬空 B.通过电阻2.7k接电源C.通过电阻2.7k接地 D.通过电阻510接地38对于TTL与非门闲置输入端的处理,可以 。A.接电源 B.通过电阻3k接电源 C.接地 D.与有用输入端并联39要使TTL与非门工作在转折区,可使输入端对地外接电阻RI 。A.RON B.ROFF C.ROFFRIRON D.ROFF40三极管
8、作为开关使用时,要提高开关速度,可 。A.降低饱和深度 B.增加饱和深度 C.采用有源泄放回路 D.采用抗饱和三极管41CMOS数字集成电路与TTL数字集成电路相比突出的优点是 。A.微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽42与CT4000系列相对应的国际通用标准型号为 。A.CT74S肖特基系列 B. CT74LS低功耗肖特基系列C.CT74L低功耗系列 D. CT74H高速系列43.N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N44在下列触发器中,有约束条件的是 。 A.主从JK F/F B.主从D F/F C.同步RS F/F D
9、.边沿D F/F45一个触发器可记录一位二进制代码,它有 个稳态。A.0 B.1 C.2 D.3 E.446存储8位二进制信息要 个触发器。A.2 B.3 C.4 D.847对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T= 。A.0 B.1 C.Q D.48对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= 。A.0 B.1 C.Q D.49对于D触发器,欲使Qn+1=Qn,应使输入D= 。A.0 B.1 C.Q D.50对于JK触发器,若J=K,则可完成 触发器的逻辑功能。A.RS B.D C.T D.T51欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输
10、入端 。A.J=K=0 B.J=Q,K= C.J=,K=Q D.J=Q,K=0 E.J=0,K=52欲使JK触发器按Qn+1=n工作,可使JK触发器的输入端 。A.J=K=1 B.J=Q,K= C.J=,K=Q D.J=Q,K=1 E.J=1,K=Q53欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端 。A.J=K=1 B.J=Q,K=Q C.J=Q,K=1 D.J=0,K=1 E.J=K=154欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端 。A.J=K=1 B.J=1,K=0 C.J=K= D.J=K=0 E.J=,K=055欲使D触发器按Qn+1=n工作,应使输入D=
11、。A.0 B.1 C.Q D.56下列触发器中,克服了空翻现象的有 。A.边沿D触发器 B.主从RS触发器 C.同步RS触发器 D.主从JK触发器57下列触发器中,没有约束条件的是 。A.基本RS触发器 B.主从RS触发器 C.同步RS触发器 D.边沿D触发器58描述触发器的逻辑功能的方法有 。A.状态转换真值表 B.特性方程 C.状态转换图 D.状态转换卡诺图59为实现将JK触发器转换为D触发器,应使 。A.J=D,K= B. K=D,J= C.J=K=D D.J=K=60.边沿式D触发器是一种 稳态电路。A.无 B.单 C.双 D.多61下列表达式中不存在竞争冒险的有 。 A.Y=+AB
12、B.Y=AB+C C.Y=AB+AB D.Y=(A+)A62若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。A.5 B.6 C.10 D.5063.一个16选一的数据选择器,其地址输入(选择控制输入)端有 个。 A.1 B.2 C.4 D.1664.下列各函数等式中无冒险现象的函数式有 。 A. B. C. D. E.65函数,当变量的取值为 时,将出现冒险现象。 A.B=C=1 B.B=C=0 C.A=1,C=0 D.A=0,B=066四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y= 。A. B. C. D.67.一个8选一数据选择器的数据输入端有
13、个。A.1 B.2 C.3 D.4 E.868在下列逻辑电路中,不是组合逻辑电路的有 。A.译码器 B.编码器 C.全加器 D.寄存器69八路数据分配器,其地址输入端有 个。A.1 B.2 C.3 D.4 E.870组合逻辑电路消除竞争冒险的方法有 。A. 修改逻辑设计 B.在输出端接入滤波电容C.后级加缓冲电路 D.屏蔽输入信号的尖峰干扰71101键盘的编码器输出 位二进制代码。A.2 B.6 C.7 D.872用三线-八线译码器74LS138实现原码输出的8路数据分配器,应 。A.=1,=D,=0 B. =1,=D,=DC.=1,=0,=D D. =D,=0,=073以下电路中,加以适当辅
14、助门电路, 适于实现单输出组合逻辑电路。A.二进制译码器 B.数据选择器 C.数值比较器 D.七段显示译码器74用四选一数据选择器实现函数Y=,应使 。A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=075用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=,应 。A.用与非门,Y= B.用与门,Y=C.用或门,Y= D.用或门,Y=76同步计数器和异步计数器比较,同步计数器的显著优点是 。 A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。77把一个五进制计数器与一个四进制
15、计数器串联可得到 进制计数器。 A.4 B.5 C.9 D.2078下列逻辑电路中为时序逻辑电路的是 。 A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器79. N个触发器可以构成最大计数长度(进制数)为 的计数器。 A.N B.2N C.N2 D.2N80. N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N81五个D触发器构成环形计数器,其计数长度为 。A.5 B.10 C.25 D.3282同步时序电路和异步时序电路比较,其差异在于后者 。A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关83一位8421
16、BCD码计数器至少需要 个触发器。A.3 B.4 C.5 D.1084.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用 级触发器。A.2 B.3 C.4 D.8858位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。A.1 B.2 C.4 D.886用二进制异步计数器从0做加法,计到十进制数178,则最少需要 个触发器。A.2 B.6 C.7 D.8 E.1087某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要 个触发器。A.10 B.60 C.525 D.31500
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑 数字电路 习题
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内