2022年微电子学概论复习题及答案 .pdf
《2022年微电子学概论复习题及答案 .pdf》由会员分享,可在线阅读,更多相关《2022年微电子学概论复习题及答案 .pdf(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第一章绪论1画出集成电路设计与制造的主要流程框架。2集成电路分类情况如何?按应用领域分类数字模拟混合电路非线性电路线性电路模拟电路时序逻辑电路组合逻辑电路数字电路按功能分类GSIULSIVLSILSIMSISSI按规模分类薄膜混合集成电路厚膜混合集成电路混合集成电路B iCMOSB iMOS型B iMOSCMOSNMOSPMOS型MOS双极型单片集成电路按结构分类集成电路3微电子学的特点是什么?微电子学:电子学的一门分支学科微电子学以实现电路和系统的集成为目的,故实用性极强。微电子学中的空间尺度通常是以微米(m, 1m106m)和纳米 (nm, 1nm = 10-9m)为单位的。微电子学是信息
2、领域的重要基础学科微电子学是一门综合性很强的边缘学科涉及了固体物理学、量子力学、热力学与统计物理学、材料科学、电子线路、信号处理、计算机辅助设计、测试与加工、图论、化学等多个学科微电子学是一门发展极为迅速的学科,高集成度、低功耗、高性能、高可靠性是微精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 18 页电子学发展的方向微电子学的渗透性极强,它可以是与其他学科结合而诞生出一系列新的交叉学科,例如微机电系统 (MEMS) 、生物芯片等4列举出你见到的、想到的不同类型的集成电路及其主要作用。集成电路 按用途可分为电视机用集成电路、音响 用集
3、成电路、 影碟机 用集成电路、 录像机用集成电路、 电脑(微机)用集成电路、 电子琴 用集成电路、通信用集成电路、照相机用集成电路、遥控集成电路、 语言集成电路、 报警器 用集成电路及各种 专用集成电路 。5用你自己的话解释微电子学、集成电路的概念。集成电路( integrated circuit)是一种微型电子器件或部件。采用一定的工艺,把一个电路中所需的晶体管、二极管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构;其中所有元件在结构上已组成一个整体,使电子元件向着微小型化、低功耗和高可靠性方面迈进了一
4、大步。6简单叙述微电子学对人类社会的作用。可以毫不夸张地说,没有微电子技术的进步,就不可能有今天信息技术的蓬勃发展,微电子已经成为整个信息社会发展的基石。随着微电子的发展,器件的特征尺寸越来越小第二章半导体物理和器件物理基础1 什么是半导体?特点、常用半导体材料什么是半导体?金属:电导率 106104(W?cm -1),不含禁带;半导体:电导率 10410-10(W?cm -1),含禁带;绝缘体:电导率 10-10(W?cm -1),禁带较宽;半导体的特点:(1)电导率随温度上升而指数上升;(2)杂质的种类和数量决定其电导率;(3)可以实现非均匀掺杂;(4)光辐照、高能电子注入、电场和磁场等影
5、响其电导率;硅:地球上含量最丰富的元素之一,微电子产业用量最大、 也是最重要的半导体材料。硅(原子序数 14)的物理化学性质主要由最外层四个电子(称为价电子)决定。每个硅原子近邻有四个硅原子,每两个相邻原子之间有一对电子,它们与两个原子核都有吸引作用,称为共价键。化合物半导体: III 族元素和 V 族构成的 III-V 族化合物,如, GaAs(砷化镓 ),InSb(锑化铟),GaP(磷化镓 ),InP(磷化铟 )等,广泛用于光电器件、半导体激光器和微波器件。2.掺杂、施主 /受主、P 型/N 型半导体(课件)掺杂:电子摆脱共价键所需的能量,在一般情况下,是靠晶体内部原子本身的热运动提供的。
6、常温下,硅里面由于热运动激发价健上电子而产生的电子和空穴很少,它们对硅的导电性的影响是十分微小的。室温下半导体的导电性主要由掺入半导体中的微量的杂质(简称掺杂)来决定,这是半导体能够制造各种器件的重要原因。施主: Donor,掺入半导体的杂质原子向半导体中提供导电的电子,并成为带正电的离子。如Si 中掺的 P 和 As(最外层有 5个价电子)受主: Acceptor,掺入半导体的杂质原子向半导体中提供导电的空穴,并成为带负电的离子。如Si 中掺的 B(硼) (最外层只有 3 个价电子)精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 18
7、 页N 型半导体: n 大于 p(如在硅中掺入五价杂质)P 型半导体: p 大于 n(如在硅中掺入三价杂质)3.能带、导带、价带、禁带(课件)半导体晶体中的电子的能量既不像自由电子哪样连续,也不象孤立原子哪样是一个个分立的能级,而是形成能带,每一带内包含了大量的,能量很近的能级。能带之间的间隙叫禁带,一个能带到另一个能带之间的能量差称为禁带宽度。价带: 0K 条件下被电子填充的能量最高的能带导带: 0K 条件下未被电子填充的能量最低的能带禁带:导带底与价带顶之间能带带隙:导带底与价带顶之间的能量差4.半导体中的载流子、迁移率(课件)半导体中的载流子:在半导体中,存在两种载流子,电子以及电子流失
8、导致共价键上留下的空位(空穴)均被视为载流子。通常N 型半导体中指自由电子,P 型半导体中指空穴,它们在电场作用下能作定向运动,形成电流。迁移率:单位电场作用下载流子获得平均速度,反映了载流子在电场作用下输运能力5.PN 结,为什么会单向导电,正向特性、反向特性,PN 结击穿有几种(课件)PN 结:在一块半导体材料中,如果一部分是n 型区,一部分是 p 型区,在 n 型区和 p 型区的交界面处就形成了pn 结载流子漂移 (电流)和扩散 (电流 )过程保持平衡 (相等),形成自建场和自建势在PN 结上外加一电压 ,如果 P 型一边接正极,N 型一边接负极,电流便从P型一边流向 N 型一边,空穴和
9、电子都向界面运动,使空间电荷区变窄,甚至消失,电流可以顺利通过。如果N 型一边接外加电压的正极, P 型一边接负极,则空穴和电子都向远离界面的方向运动,使空间电荷区变宽,电流不能流过。这就是PN 结的单向导性。正向特性:正向偏置时,扩散大于漂移,称为 PN 结的正向注入效应。反向特性:反向偏置时,漂移大于扩散, PN 结的反向抽取作用。击穿:PN 结反偏时,电流很小,但当电压超过临界电压时,电流会突然增大。这一临界电压称为 PN 结的击穿电压。PN 结的正向偏压一般为0.7V, 而它的反向击穿电压一般可达几十伏,击穿电压与 PN 结的结构及 P 区和 P 区的掺杂浓度有关。齐纳/隧道击穿:电子
10、的隧道穿透效应在强电场的作用下迅速增加的结果。雪崩击穿 : PN 结反偏电压增大时, 空间电荷区电场增强, 通过空间电荷区的电子和空穴在电场作用下获得足够大的能量,当与晶格原子碰撞时可以使满带的电子激发到导带,形成电子-空穴对,这种现象成为“碰撞电离” 。新的电子 -空穴对又在电场作用下获得足够的能量,通过碰撞电离又产生更多的电子 -空穴对,当反偏电压大到一定值后,载流子碰撞电离的倍增象雪崩一样,非常猛烈,使电流急剧增加,从而发生击穿。这种击穿是不可恢复的6.双极晶体管工作原理,基本结构,直流特性(课件)工作原理:基本结构:由两个相距很近的PN 结组成mq精选学习资料 - - - - - -
11、- - - 名师归纳总结 - - - - - - -第 3 页,共 18 页直流特性 : 1.共发射极的直流特性曲线2 . 共基极的直流特性曲线7.MOS 晶体管基本结构、工作原理、I-V 方程、三个工作区的特性(课件)基本结构:属于四端器件,有四个电极。由于结构对称,在不加偏压时,无法区分器件的源和漏。源漏之间加偏压后,电位低的一端称为源,电位高的一端称为漏。工作原理:施加正电荷作用使半导体表面的空穴被排走,少子(电子)被吸引过来。继续增大正电压,负空间电荷区加宽,同时被吸引到表面的电子也增加。形成耗尽层。电压超过一定值Vt,吸引到表面的电子浓度迅速增大,在表面形成一个电子导电层,反型层。I
12、-V 方程:电流-电压表达式:线性区: Isd=p (|Vgs|-|Vtp|-|Vds|/2) |Vds| 饱和区: Isd=(p/2)(|Vgs|-|Vtp|)2三个工作区的特性:线性区 (Linear region) :Vds = Vgs - Vt Vgs-Vtn 不变,Vds 增加的电压主要降在 L 上,由于 LL,电子移动速度主要由反型区的漂移运动决定22VtnVgsnIds截至区( Cut off) : Vgs Vt 0 Ids=0 8.MOS 晶体管分类答:按载流子类型分:?NMOS: 也称为 N 沟道,载流子为电子。?PMOS: 也称为 P 沟道,载流子为空穴。按导通类型分:?增
13、强(常闭)型:必须在栅上施加电压才能形成沟道。?耗尽(常开)型:在零偏压下存在反型层导电沟道,必须在栅上施加偏压才能使沟道内载流子耗尽的器件。四种 MOS 晶体管: N 沟增强型; N 沟耗尽型; P沟增强型; P 沟耗尽型1载流子的输运有哪些模式?对这些输运模式进行简单的描述。答:载流子的漂移运动:载流子在电场作用下的运动精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 18 页载流子的扩散运动:载流子在化学势作用下运动2讨论 PMOS 晶体管的工作原理,写出PMOS 管的电流电压方程 。答:PMOS: 也称为 P 沟道,载流子为空穴。
14、PMOS 管 IV 特性电流-电压表达式:线性区: Isd=p (|Vgs|-|Vtp|-|Vds|/2) |Vds| 饱和区: Isd=(p/2)(|Vgs|-|Vtp|)2第三章大规模集成电路基础芯片( Chip, Die ) :没有封装的单个集成电路。硅片( Wafer) :包含许多芯片的大圆硅片。双极逻辑门电路类型(几种主要的) :电阻耦合型 - 电阻-晶体管逻辑 (RTL) :二极管耦合 -二极管 -晶体管逻辑 (DTL) 晶体管耦合 -晶体管 -晶体管逻辑 (TTL) 合并晶体管 -集成注入逻辑 (I2L) 发射极耦合逻辑 (ECL) 1 集成电路制造流程、特征尺寸集成电路的制造过
15、程:设计工艺加工测试封装集成电路的性能指标:集成度速度、功耗(功耗延迟积,又称电路的优值。功耗延迟积越小,集成电路的速度越快或功耗越低,性能越好)特征尺寸(集成电路中半导体器件的最小尺度)可靠性集成电路发展的原动力:不断提高的性能/价格比主要途径:缩小器件的特征尺寸、增大硅片面积缩小尺寸:0.5m(深亚微米 )0.250.18 m(超深亚微米 )0.13 m 增大硅片: 8 英寸 12英寸集成电路的关键技术:光刻技术(DUV)2 CMOS 集成电路特点双极型:COMS :优点是速度高、驱动能力强,功耗低、集成度高,精选学习资料 - - - - - - - - - 名师归纳总结 - - - -
16、- - -第 5 页,共 18 页随着特征缺点是功耗较大、 集成度较低尺寸的缩小, 速度也可以很高3 MOS 开关、 CMOS 传输门特性MOS 开关(以增强型 NMOS 为例):VgViTClVoVo/(Vg-Vt)11Vi/(Vg-Vt)Vo=Vg-VtViVg-Vt 时:输入端处于开启状态,设初始时Vo=0,则 Vi 刚加上时,输出端也处于开启状态, MOS 管导通,沟道电流对负载电容Cl 充电,直至 Vo=Vi。ViVg-Vt 时:输入沟道被夹断,设初始VoVg-Vt ,则 Vi 刚加上时,输出端导通,沟道电流对Cl 充电,随着 Vo 的上升,沟道电流逐渐减小,当Vo=Vg-Vt 时,
17、输出端也夹断, MOS 管截止, Vo 保持 Vg-Vt 不变。综上所述:ViVg-Vt 时,MOS 管无损地传输信号;ViVg-Vt 时,Vo=Vg-Vt 信号传输有损失,称为阈值损失,对于高电平1 ,NMOS 开关输出端损失一个Vt;为了解决 NMOS 管在传输 1电平、PMOS 在传输0电平时的信号损失,通常采用 CMOS 传输门作为开关使用。 它是由一个 N 管和一个 P管构成。 工作时, NMOS管的衬底接地, PMOS 管的衬底接电源,且NMOS 管栅压 Vgn 与 PMOS 管的栅压Vgp 极性相反。Vgp=1,Vgn=0 时:双管截止,相当于开关断开;Vgp=0,vgn=1 时
18、:双管有下列三种工作状态:ViVgn+Vtn N 管导通,Vi Vgp+|Vtp| P 管截止, Vi 通过 n 管对 Cl 充电至:Vo=Vi ViVgp+|Vtp| P 管导通, Vi 通过双管对 Cl 充电至:Vo=Vi Vi Vgn+Vtn N 管截止,Vi Vgp+|Vtp| P 管导通,Vi 通过 P管对 Cl 充电至:Vo=Vi 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 6 页,共 18 页通过上述分析,CMOS 传输门是较理想的开关, 它可将信号无损地传输到输出端。4 CMOS 反相器特性 (电压传输特性、 PMOS 和 NM
19、OS 工作区域 ) CMOS 反相器电压传输特性VTC 00.511.522.500.511.522.50ViVtn 时:N 管截止P 管线性( ViVtnVo+Vtp) ,P管无损地将 Vdd 传送到输出端:Vo=Vdd,如图 ab 段。Vtn ViVo+Vtp 时:N 管饱和P 管线性,如图 bc段Vo+Vtp ViVo+Vtn 时:N 管饱和, P管饱和, Vo 与 Vi 无关(Vo与 Vi 的关系为一条垂直线 ), 称为 CMOS反相器的阈值电压Vth,或转换电压,如图cd 段。Vo+VtnVi Vdd+Vtp 时:N 管线性P 管饱和如图 de段。Vdd+VtpVi Vdd 时:N
20、管线性P 管截止, Vo=0 如图 ef 段。5 CMOS 组合逻辑:基本逻辑门、复合门基本逻辑门CMOS 复合逻辑门精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7 页,共 18 页6 反相器、二输入与非、或非门反相器与非门或非门ViVoTpTnIpInVdd7 闩锁效应起因?由于寄生的可控硅效应引起CMOS 电路的电源和地之间的短路,使CMOS 集成电路失效。防止 latch-up 的方法:1、使 N 沟器件远离 N 阱,减小横向 NPN 管的 b 值;但会是芯片面积增大。2、使 Rnwell 和 Rpsubs尽量小;使用尽量多的阱接触孔和衬
21、底接触孔;对于大电流器件使用保护环:PMOS 管周围加接电源的 N+保护环;NMOS 管周围加接地的 P+保护环;大多数情况下,通过仔细地设计版图可以消除latch-up。第四章集成电路制造工艺1集成电路工艺主要分为哪几大类,每一类中包括哪些主要工艺,并简述各工艺的主要作用图形转换: 将设计在掩膜版 (类似于照相底片 )上的图形转移到半导体单晶片上掺杂: 根据设计的需要,将各种杂质掺杂在需要的位置上,形成晶体管、接触等制膜: 制作各种材料的薄膜*图形转换:光刻光刻三要素:光刻胶、掩膜版和光刻机;光刻的基本要素是掩模板和光刻胶。光刻工序:光刻胶的涂覆爆光显影刻蚀去胶光刻的目的就是在二氧化硅或金属
22、薄膜上面刻蚀出与Mask 上完全对应的几何图形,从而实现选择性掺杂、腐蚀、氧化等目的。几种常见的光刻方法接触式光刻:分辨率较高,但是容易造成掩膜版和光刻胶膜的损伤。接近式曝光:在硅片和掩膜版之间有一个很小的间隙(1025m),可以大大减小掩膜版的损伤,分辨率较低投影式曝光:利用透镜或反射镜将掩膜版上的图形投影到衬底上的曝光方法,目前用的最多的曝光方式常用的腐蚀方法分为湿法刻蚀和干法刻蚀湿法刻蚀:利用液态化学试剂或溶液通过化学反应进行刻蚀的方法,用在线条较大的 IC(3mm);优点:选择性好;重复性好;生产效率高;设备简单;成本低;缺点:钻蚀严重;对图形的控制性差;精选学习资料 - - - -
23、- - - - - 名师归纳总结 - - - - - - -第 8 页,共 18 页广泛应用在半导体工艺中:磨片、抛光、清洗、腐蚀;干法刻蚀:主要指利用低压放电产生的等离子体中的离子或游离基(处于激发态的分子、 原子及各种原子基团等 )与材料发生化学反应或通过轰击等物理作用而达到刻蚀的目的优点:各项异性好,可以高保真的转移光刻图形;*掺杂将需要的杂质掺入特定的半导体区域中,以达到改变半导体电学性质,形成PN结、电阻、欧姆接触扩散法( diffusion )是将掺杂气体导入放有硅片的高温炉中,将杂质扩散到硅片内的一种方法。有以下两种扩散方式离子注入: 将具有很高能量的杂质离子射入半导体衬底中的掺
24、杂技术,掺杂深度由注入杂质离子的能量和质量决定,掺杂浓度由注入杂质离子的数目(剂量)决定.(需要进行退火处理) .。离子注入目前已成为集成电路工艺中主要的杂质掺杂技术退火: 也叫热处理,集成电路工艺中所有的在氮气等不活泼气氛中进行的热处理过程都可以称为退火。退火作用:1、激活杂质:使不在晶格位置上的离子运动到晶格位置,以便具有电活性,产生自由载流子,起到杂质的作用;2、消除晶格损伤引起的晶体缺陷;*制膜氧化硅层的作用:在 MOS 电路中作为 MOS 器件的绝缘栅介质,器件的组成部分扩散时的掩蔽层,离子注入的(有时与光刻胶、 Si3N4 层一起使用 )阻挡层作为集成电路的隔离介质材料作为电容器的
25、绝缘介质材料作为多层金属互连层之间的介质材料作为对器件和电路进行钝化的钝化层材料制作二氧化硅层的方法:热氧化法干氧氧化水蒸汽氧化湿氧氧化干氧湿氧干氧 (简称干湿干 )氧化法氢氧合成氧化化学气相淀积法 (CVD):APCVD 、LPCVD 、PECVD 热分解淀积法 (PVD ):蒸发、溅射溅射法2简述光刻的工艺过程第五章集成电路设计1 层次化、结构化设计概念,集成电路设计域和设计层次分层分级设计和模块化设计将一个复杂的集成电路系统的设计问题分解为复杂性较低的设计级别,这个级别可以再分解到复杂性更低的设计级别; 这样的分解一直继续到使最终的设计级别的复杂性足够低,也就是说,能相当容易地由这一级设
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年微电子学概论复习题及答案 2022 微电子学 概论 复习题 答案
限制150内