2022年抗混叠滤波器设计方案 .pdf
《2022年抗混叠滤波器设计方案 .pdf》由会员分享,可在线阅读,更多相关《2022年抗混叠滤波器设计方案 .pdf(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、抗混叠滤波器设计抗混叠滤波器的设计包括一个过采样架构和一个补充数字抽取滤波器。这个过采样架构将那奎斯特频率放置在远离信号带宽的位置上,而数字抽取滤波器衰减大多数有害的带外信号。当把二者组合在一起时,它们可以实现更加自由的抗混叠滤波器响应,只需几个分立式组件即可实现这一功能。图 1:用一个适当的抗混叠滤波器来阻止这些混叠我们知道,在高精度ADC应用中使用抗混叠滤波器是有益的,不过,设计合适的抗混叠滤波器也同样重要如果你不小心的话,就精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 8 页像把有害误差从系统中消除一样,很容易将有害误差引入到你
2、的系统中。在为你的应用设计抗混叠滤波器时,请考虑以下3 个通用指导原则:1. 选择你的滤波器截止频率最简单的抗混叠滤波器是一个单极、低通滤波器,如图2 所示,它使用一个串联电阻器 (R) 和共模电容器 (CCM)。设计这个滤波器的第一步就是选择所需的截止频率,fC。在 fC 上,滤波器的响应滚降至-3dB,并且在频率域范围内继续以-20dB/ 十倍频的速度减少。选择一个比ADC调制器采样频率,fMOD ,至少低十倍频的截止频率,其目的在于,在这些频率上以10 倍或更高倍数打压带外噪声。对于增加的衰减,通过增加R 和 CCM 的值来进一步减少截止频率。我在上一篇文章中提到过,你的数字抽取滤波器的
3、用途就是提供帮助,所以就没有必要在所需信号带宽之后立即设定你的抗混叠滤波器截止频率。方程式 1 计算出单极、低通滤波器的截止频率为-3dB:精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 8 页图 2.ADC输入上的单极、低通滤波器有时候,一个单极、低通滤波器也许还不够。诸如振动感测等应用也许是用更少的过采样来分析更宽带宽上的信号。这就使数字抽取滤波器的通带更加靠近fMOD ,并且使得抗混叠滤波器的滚降空间更小。在这些情况下,你可以添加一个包含额外RC对的第二极或第三极,以实现一个更加灵敏的滤波器响应。图 3 中显示的是,设计用于ADC
4、的单极和双极滤波器的响应;这个ADC在 fMOD = 1MHz上对输入进行采样。双极滤波器扁平通带向外扩展至大约 20kHz,并且仍然能够在1MHz 上实现 -60dB 的衰减。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 8 页图 3. 单极和双极低通滤波器的频率响应2. 考虑差分与共模滤波器之间的关系很多 ADC转换两个独立输入之间(例如INP 与 INN)的电压,所以,设计人员经常在每个输入上放一个共模滤波器,以保持系统共模抑制 (CMR)。然而,组件容差将使任意两个滤波器不匹配,并且会降低频率范围内的CMR性能,这是因为对共同
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年抗混叠滤波器设计方案 2022 年抗混叠 滤波器 设计方案
限制150内