2022年数字电子技术试题库及答案汇总 .pdf
《2022年数字电子技术试题库及答案汇总 .pdf》由会员分享,可在线阅读,更多相关《2022年数字电子技术试题库及答案汇总 .pdf(21页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1 数字电子技术期末试题库一、选择题:A组:1. 如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、11110 、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是 (B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器、下列触发器中没有约束条件的是(D)A、基本 RS 触发器B、主从 RS 触发器C、同步 RS 触发器D、边沿 D 触发器、 555 定 时 器 不 可 以 组 成D
2、。A. 多 谐 振 荡 器B. 单 稳 态 触 发 器C. 施 密 特 触 发 器D. J K 触 发 器、编码器( A)优先编码功能,因而(C)多个输入端同时为。A、有B、无C、允许D、不允许、 (D)触发器可以构成移位寄存器。A、基本 RS 触发器B、主从 RS 触发器C、同步 RS 触发器D、边沿 D 触发器、速度最快的A/D 转换器是(A)电路A、并行比较型B、串行比较型C、并串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K 触发器B. R-S 触发器C. D 触发器D. T 触发器10.(电子专业作)对于VHDL以下几种说法错误的是( A
3、 )A VHDL 程序中是区分大小写的。B 一个完整的VHDL 程序总是由库说明部分、实体和结构体等三部分构成C VHDL 程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是-(A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6 在 8421BCD 码中表示为 -(B )A.0101 B.0110 C. 0111 D. 1000 3、在图 1所示电路中,使_AY的电路是 -(A )精选学习资料 - - - - - - - - - 名师归纳总结 - - - -
4、- - -第 1 页,共 21 页2 A. 1B. 2C. 3D. 44、接通电源电压就能输出矩形脉冲的电路是-(D )A. 单稳态触发器B. 施密特触发器C. D 触发器D. 多谐振荡器5、多谐振荡器有-(C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B 和输出 Y 的波形如下图所示,则对应的逻辑门电路是- (D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是-(B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的- (A )A. 延迟B. 超前C. 突变
5、D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路 -(C )A. RS 触发器B. JK 触发器C. D 触发器D. T 触发器10、电路和波形如下图,正确输出的波形是-(A )A. 1B. 2C. 3D. 4C组:1十进制数25 用 8421BCD 码表示为A 。A .11001 B.0010 0101 C.100101 D.10001 2. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n2 D. 2n3 在 何 种 输 入 情 况 下 , “ 与 非 ” 运 算 的 结 果 是 逻 辑 0。D A全部输入是0 B
6、.任一输入是0 C.仅一输入是0 D.全部输入是1 4 存 储8 位 二 进 制 信 息 要D个 触 发 器 。A. 2B. 3C. 4D. 85 欲 使J K 触 发 器 按Qn + 1=Qn工 作 , 可 使JK 触 发 器 的 输 入 端A。A. J =K=1B. J=0, K= 1C. J =0, K=0D. J =1, K=06 多 谐 振 荡 器 可 产 生B。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 21 页3 A. 正 弦 波B. 矩 形 脉 冲C. 三 角 波D. 锯 齿 波7 在 下 列 逻 辑 电 路 中 ,
7、 不 是 组 合 逻 辑 电 路 的 是A。A. 译 码 器B. 编 码 器C. 全 加 器D. 寄 存 器8 八 路 数 据 分 配 器 , 其 地 址 输 入 端 有B个 。A. 2B. 3C. 4D. 89 8 位 移 位 寄 存 器 , 串 行 输 入 时 经D个 脉 冲 后 , 8 位 数 码 全 部 移 入寄 存 器 中 。A. 1B. 2C. 4D. 810一个无符号8 位数字量输入的DAC ,其分辨率为 D 位。A. 1B. 3C. 4D. 8D组:1、下列四个数中,最大的数是(B ) A 、 (AF)16B、 (001010000010)8421BCD C 、 (101000
8、00)2 D、 (198)102、下列关于异或运算的式子中,不正确的是(B ) A 、AA=0 B、1AA C 、A0=A D、A1=A3、下列门电路属于双极型的是(A ) A 、OC门B、PMOS C 、NMOS D、CMOS 4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A ) A 、RS=X0 B、RS=0X C 、RS=X1 D、RS=1X 5、如图所示的电路,输出F 的状态是( D )A、A B、A C、1 D、0 6、AB+A 在四变量卡诺图中有( B )个小格是“ 1”。A、13B、12C、6D、5 7、二输入与非门当输入变化为( A )时,输出可能
9、有竞争冒险。A. 0110 B. 0010 C. 1011 D. 11018、N 个 触 发 器 可 以 构 成 能 寄 存 ( B )位 二 进 制 数 码 的 寄 存 器 。A. N- 1B. NC. N+1D. 2N9、以 下 各 电 路 中 , ( B )可 以 产 生 脉 冲 定 时 。A.多 谐 振 荡 器B. 单 稳 态 触 发 器C. 施 密 特 触 发 器D. 石 英 晶 体 多 谐 振 荡 器10、输入至少 ( B )位数字量的D/A 转换器分辨率可达千分之一。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 21 页
10、4 A. 9 B. 10 C. 11 D. 12 E组:1、下列编码中,属可靠性编码的是_。A格雷码 B. 余 3 码 C. 8421BCD码 D. 2421BCD码2、下列电路中,不属于时序逻辑电路的是_。A计数器 B加法器 C寄存器 DM序列信号发生器3、下列函数Y=F(A,B,C,D )中,是最小项表达式形式的是_。 AY=A+BC BY=ABCD+AC CDCBADCBAY DBCDACDBAY4、要实现nnQQ1,JK 触发器的J、K取值应为 _。A J=0, K=0 B J=0,K=1 CJ=1,K=0 D J=1,K=1 5、用 555 定时器组成施密特触发器,外接电源VCC=1
11、2V 电压,输入控制端CO外接 10V 电压时,回差电压为_。A. 4V B. 5V C. 8V D. 10V 二、判断题:A组:1、MP音乐播放器含有D/A 转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号音乐。 ()2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。()3、有冒险必然存在竞争,有竞争就一定引起冒险。()4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系()5、 (电子专业作)FPGA 是现场可编程门阵列,属于低密度可编程器件。()B组:1、时序电路无记忆功能,组合逻辑电路有记忆功能。-()2、在普
12、通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。()3、基本的 RS 触发器是由二个与非门组成。-()4、A/D 转换器是将数字量转换为模拟量。-()5、逻辑电路如下图所示,只有当A=0,B=0 时 Y=0 才成立。 -()C组:1若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。()2三态门的三种状态分别为:高电平、低电平、不高不低的电压。()3.D 触发器的特性方程为Qn+ 1=D, 与 Qn无 关 , 所 以 它 没 有 记 忆 功 能 。 ()4. 编码与译码是互逆的过程。()5. 同步时序电路具有统一的时钟CP控制。 ()精选学习资料 - - - - - -
13、 - - - 名师归纳总结 - - - - - - -第 4 页,共 21 页5 D组:1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。( )2、D触发器的特性方程为Qn + 1=D, 与Qn无 关 , 所 以 它 没 有 记 忆 功 能 。 ()3、用数据选择器可实现时序逻辑电路。( )4、16 位输入的二进制编码器,其输出端有4 位。 ()5、时序电路不含有记忆功能的器件。( )三、填空题:A组:、数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两 类 :组 合 逻 辑 电 路 、时 序 逻 辑 电 路。、三态门的三种状态是指_0_、_1_、_高阻
14、_。、实现 A/D 转换的四个主要步骤是_采样 _、_保持 _、_量化 _、_编码 _。、将十进制转换为二进制数、八进制数、十六进制数:(25.6875D)(B)(O)5、寄存器分为_基本寄存器 _和_移位寄存器 _两种。6、半导体数码 显 示 器 的 内 部 接 法 有 两 种 形 式 : 共阳 极接 法 和共阴 极接 法 。7、与下图真值表相对应的逻辑门应是_与门 _ 输入A B 输出F 0 0 0 0 1 0 1 0 0 1 1 1 8、已知 L=A C+ B C,则 L 的反函数为F=_。9、基本 RS 触发器,若现态为1, SR,则触发状态应为_1_。10、 (电子专业选作)ROM的
15、存储容量为1K8,则地址码为_10_位,数据线为_8_位。B组:1、请将下列各数按从大到小的顺序依次排列:(246)8; (165)10; (10100111)2; (A4)16 (10100111)2 (246)8 (165)10 (A4)16 2、逻辑函数有三种表达式:逻辑表达式、真值表、卡诺图。3、TTL 逻辑门电路的典型高电平值是3.6 V,典型低电平值是0.3 V。4、数据选择器是一种多个输入单个输出的中等规模器件。5、OC 门能实现“线与”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用三态门。6、逻辑表达式为_BACABCF,它存在0 冒险。7、时序逻辑电路在某一时刻的状
16、态不仅取决于这一时刻的输入状态,还与电路过去的状态有关。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 21 页6 8、触发器按逻辑功能可以分为RS 、 D 、JK 、T 四种触发器。9、双稳态触发器电路具有两个稳态, 并能触发翻转的两大特性。10、模数转换电路包括采样、保持、量化和编码四个过程。C组:1、二进制( 1110.101 )2转换为十进制数为_14.625_ 。2、十六进制数(BE.6)16转换为二进制数为_(10111110.011)2_。3、F=ABCD+ABC+ABC+ABC =m(_7,10,11,12,13,14,
17、15_)。4、F=AC+BD 的最小项表达式为_m (1,3,9,10,11,14,15)_。5 一 个 基 本RS 触 发 器 在 正 常 工 作 时 , 它 的 约 束 条 件 是R+S=1, 则 它不 允 许 输 入S=0且R=0的 信 号 。6 55 5 定 时 器 的 最 后 数 码 为 5 55 的 是TTL产 品 , 为 7555 的 是 CMOS产品 。7、TTL 与非门的多余输入端悬空时,相当于输入_高_电平。8数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两 类 :组 合 逻 辑 电 路、时 序 逻 辑 电 路。9对 于 共 阳 接 法 的 发 光
18、 二 极 管 数 码 显 示 器 ,应 采 用低电 平 驱 动的 七 段 显 示 译 码 器 。10、 F=AB+C的对偶函数是_ F1=(A+B ) C_。D组:1、将( 234)8按权展开为282+381+480。2、 ( 10110010. 1011)2=( 262.54 )8=( B2.B )163、逻辑函数F=A+B+CD 的反函数F= AB(C+D) 。4、逻辑函数通常有真值表、代数表达式、 卡诺图等描述形式。5、施 密 特 触 发 器 具 有回 差现 象 , 又 称电 压 滞 后特 性 。6、在数字电路中,按逻辑功能的不同,可以分为逻辑电路和时序电路。7、消除冒险现象的方法有修改
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年数字电子技术试题库及答案汇总 2022 数字 电子技术 试题库 答案 汇总
限制150内