数字电子技术基础试题及答案[3].docx





《数字电子技术基础试题及答案[3].docx》由会员分享,可在线阅读,更多相关《数字电子技术基础试题及答案[3].docx(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、系别 专业班级 姓名 学号 密封装订线数字电子技术根底期末考试试卷课程名称 数字电子技术根底 A 卷考试形式 闭 卷 考核类型 考试本试卷共 4 大题,卷面总分值100分,答题时间120分钟。题号一二三四总分复核人得分得分评卷人一、填空题:每题2分,共10分1二进制数1011.10012转换为八进制数为 (13.41) ,转换为十六进为 B9 。2数字电路根据是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。3逻辑函数FAB,它的及非-及非表达式为 ,或及非表达式为 。45个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。F电容接地,那么上触发电平
2、V,下触发电平 V。得分评卷人密封装订线二、化简题:每题10分,共20分1用代数法将下面的函数化为最简及或式:+()D2. 用卡诺图法将以下函数化简为最简及或式:F(A、B、C、D)=m0,2,4,5,7,13+d(8,9,10,11,14,15)得分评卷人三、分析题:每题10分,共40分1试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。 题 1图密封装订线274161组成的电路如题 2 图所示,分析电路,并答复以下问题: 1画出电路的状态转换图Q3Q2Q1Q0; 2说出电路的功能。74161的功能见表 题 2 图3分析如题3图所示由边沿 触发器组成的时序逻辑电
3、路,写出电路的驱动方程、状态方程,画出状态转换图。 题3图密封装订线4. 图4是用555定时器构成的压控振荡器,试分析输入限制电压和振荡频率之间的关系。当上升时输出的频率是上升还是降低题4图得分评卷人四、设计题:每题10分,共30分1. 请用一片4线-16线译码器74154和适量的及非门设计一个能将8421码转换为2421码的码转换器。2421码的编码表和74154的逻辑符号如以下图所示2. 设计一个同步时序电路,只有在连续两个或者两个以上时钟作用期间两个输入信号X1和X2一样时,输出才为1,其余状况输出为0。密封装订线3试用D 功能触发器,完成题5图所示的状态转换的同步时序逻辑电路不画逻辑图
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 试题 答案

限制150内