中科大微机原理与接口技术课后习题答案全[3].docx
《中科大微机原理与接口技术课后习题答案全[3].docx》由会员分享,可在线阅读,更多相关《中科大微机原理与接口技术课后习题答案全[3].docx(46页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、微机原理及接口技术第一章作业习题课2.微处理器,微型计算机,微型计算机系统有什么联络及区分?微处理器只是一个中央处理器CPU,由算术逻辑部件ALU,累加器和通用存放器组,程序计数器,时序和限制逻辑部件,内部总线等组成。微处理器不能构成独立工作的系统,也不能独立执行程序,必需配上存储器,外部输入、输出接口构成一台微型计算机方能工作。微型计算机由CPU,存储器,输入/输出接口电路和系统总线组成。它已具有计算功能,能独立执行程序,但假设没有输入/输出设备,数据及程序不能输入,运算结果无法显示或输出,仍不能正常工作。以微型计算机为主体,配上外部输入/输出设备及系统软件就构成了微型计算机系统。没有配置软
2、件的计算机称为裸机,照旧什么工作也不能做,必需配置系统软件和应用软件,这样才可以正常供应运用。3.微处理器有哪些主要部件组成?其功能是什么?微处理器是中央处理器CPU。它是由算术逻辑部件ALU,累加器和存放器组,指令指针存放器IP,段存放器,时序和限制逻辑部件,内部总线等组成。微处理器主要部件作用:算术逻辑部件主要完成算术运算及逻辑运算。通用存放器组用来存放参与运算的数据、中间结果或地址。程序计数器指向要执行的下一条指令,依次执行指令时,每取一个指令字节,程序计数器加1。限制逻辑部件负责对整机的限制,包括从存储器中取指令,对指令进展译码和分析,确定指令的操作及操作相应的限制信号和时序,送到微型
3、计算机的其他部件,使CPU内部及外部协调工作。内部总线用来传送CPU内部的数据及限制信号。9.(1)1101.01B=13.25 (2)111001.0011B=57.1875 (3)101011.0101B=43.3125 (4)111.0001B=7.06251011.(1)23=27Q=17H (2)107=153Q=6BH(3)1238=2326Q=4D6H (4)92=134Q=5CH12.将以下十进制数转换为8位有符号2进制数1+32=00100000B2-1212原=00001100B 12反=11110011B-12补=11110100B (3)+100=01100100B(4
4、)-9292原=01011100B 92反=10100011B-92补=10100100B13.将以下十进制数转换为压缩和非压缩BCD(1)102 (2)44 (3)301 (4)1000(1)102压缩BCD=0000 0001 0000 0010B102非压缩BCD=0000 0001 0000 0000 0000 0010B(2)44压缩BCD=0100 0100B44非压缩BCD=0000 0100 0000 0100B(3)301压=0000 0011 0000 0001B301非压=0000 0011 0000 0000 0000 0001B(4) 1000压=0001 0000
5、0000 0000B1000非压=0000 0001 0000 0000 0000 0000 0000 0000B14.将以下二进制数转换为有符号十进制数。(1)1000 0000B (2)0011 0011B(3)1001 0010B (4)1000 1001B答:把它们看成是补码。(1)-128(2)+51(3)-110(4)-119思索:假设看成是原码、反码又分别是多少?第二章 作业习题课1.8086CPU由哪两部分组成?它们的主要功能是什么?8086CPU由总线接口部件BIU和指令执行部件EU组成,BIU和EU的操作是并行的。总线接口部件BIU的功能:地址形成、取指令、指令排队、读/写
6、操作数和总线限制。全部及外部的操作由其完成。指令执行部件EU的功能:指令译码,执行指令。2.8086CPU中有哪些存放器?各有什么用处?8086CPU的存放器有通用存放器组、指针和变址存放器、段存放器、指令指针存放器及标记位存放器PSW。4个16位通用存放器,它们分别是AX,BX,CX,DX,用以存放16位数据或地址。也可分为8个8位存放器来运用,低8位是AL、BL、CL、DL,高8位是AH、BH、CH、DH,只能存放8位数据,不能存放地址。指针和变址存放器存放的内容是某一段内地址偏移量,用来形成操作数地址,主要在堆栈操作和变址运算中运用。段存放器给出相应逻辑段的首地址,称为“段基址。段基址及
7、段内偏移地址结合形成20位物理地址。指令指针存放器用来存放将要执行的下一条指令在现行代码中的偏移地址。16位标记存放器PSW用来存放运算结果的特征,常用作后续条件转移指令的转移限制条件。5.要完成下述运算或限制,用什么标记位推断?其值是什么?比较两数是否相等? 将两数相减,当全零标记位ZF=1时,说明两数相等,当ZF=0时,两数不等。两数运算后结果是正数还是负数? 用符号标记位SF来推断,SF=1,为负数;SF=0,为正数。两数相加后是否溢出? 用溢出标记位来推断,OF=1,产生溢出;OF=0,没有溢出。承受偶校验方式。断定是否要补“1? 用奇偶校验标记位推断,有偶数个“1时,PF=1,不须要
8、补“1;有奇数个“1时,PF=0,须要补“1。5两数相减后比较大小? ZF=1时,说明两数是相等的; ZF=0时:无符号数时,CF=0,被减数大;CF=1,被减数小。带符号数时,SF=OF=0或SF=OF=1,被减数大;SF=1,OF=0或SF=0,OF=1,被减数小。6中断信号能否允许? 用中断标记位来推断,IF=1,允许CPU响应可屏蔽中断;IF=0,不响应。6.8086系统中存储器承受什么构造?用什么信号来选中存储体?8086存储器承受分体式构造:偶地址存储体和奇地址存储体,各为512k。用A0和BHE来选择存储体。当A0=0时,访问偶地址存储体;当BHE=0时,访问奇地址存储体;当A0
9、=0,BHE=0时,访问两个存储体。9.实形式下,段存放器装入如下数据,写出每段的起始和完毕地址。未布置!a)1000H 10000H1FFFFHb)1234H 12340H2233FHc)2300H 23000H32FFFHd)E000H E0000HEFFFFHe)AB00H AB000HBAFFFH10.在实形式下对以下CS:IP的组合,求出要执行的下一条指令的存储器地址。a) CS:IP=1000H:2000H 12000Hb) CS:IP=2000H:1000H 21000Hc) CS:IP=1A00H:B000H 25000Hd) CS:IP=3456H:AB09H 3F069H1
10、1.实形式下,求以下存放器组合所寻址的存储单元地址:a) DS=1000H,DI=2000H 12000Hb) SS=2300H,BP=3200H 26200Hc) DS=A000H,BX=1000H A1000Hd) SS=2900H,SP=3A00H 2CA00H12. 假设当前SS3500H,SP0800H,说明堆栈段在存储器中的物理地址,假设此时入栈10个字节,SP内容是什么?假设再出栈6个字节,SP为什么值?堆栈段的物理地址范围:35000H44FFFH当前栈顶的物理地址为:35000H+0800H=35800H入栈10个字节以后:SP=0800H-000AH=07F6H出栈6个字节
11、以后:SP=07F6H+0006H=07FCH13. 某程序数据段中存放了两个字,1EE5H和2A8CH,DS7850H,数据存放的偏移地址为3121H及285AH。试画图说明它们在存储器中的存放状况。假设要读取这个两个字,须要对存储器进展几次操作?它们的物理地址分别是:78500H+3121H=7B621H,78500H+285AH=7AD5AH。1EE5H的偏移地址是3121H,是奇地址,须要进展两次操作;2A8CH的偏移地址是285AH,是偶地址,须要一次操作。15. 说明8086系统中“最小形式和“最大形式两种工作方式的主要区分是什么?最小形式为单机系统,系统中所须要的限制信号由CPU
12、供应,实现和存储器及I/O接口电路的连接.最大形式可以构成多处理器/协处理器系统,即一个系统中存在两个以上微处理器,每个处理器执行自己的程序。系统中所须要的限制信号由总线限制器8288供应,8086CPU供应信号限制8288,以实现全局资源支配及总线限制权传递。在两种形式中,CPU的2431引脚意义不同。最小形式中引脚MN/MX接5V,最大形式中该引脚接地。16. 8086系统中为什么要用地址锁存器?8282地址锁存器及CPU如何连接?CPU及存储器或者I/O端口进展数据交换时,CPU首先要送出地址信号,然后再发出限制信号及传送数据。由于8086引脚的限制,地址和数据分时复用一组总线,所以要参
13、与地址锁存器,先锁存地址,使在读/写总线周期内地址稳定。8282是三态缓冲的8位数据交换锁存器,由选通信号STB及CPU的地址锁存允许信号ALE相连,当STB端选通信号出现,8位输入数据锁存到8个D触发器中。17.哪个标记位限制CPU的INTR引脚?中断允许标记位IF限制INTR引脚的中断输入。18.什么叫总线周期?在CPU读/写总线周期中,数据在哪个机器状态出如今数据总线上?总线周期:BIU完成一次访问存储器或I/O端口操作所须要的时间。读总线周期,在T3或TW状态数据出如今数据总线上;写总线周期,在T2状态数据出如今数据总线上。20.8086CPU重新启动后,从何处开始执行指令?从内存的F
14、FFF0H开始执行指令。21.8086CPU最小形式系统配置包括哪几部分?包括时钟发生器、地址锁存器、数据收发器、存储器及I/O接口。补充题1:段地址和偏移地址分别为2021 H和0028H,此存储单元的物理地址是什么?存储单元的物理地址:2021 0H+0028H=20218H补充题2: 假设CSA000H,求当前代码在存储器中的物理地址范围是什么?假设数据段位于52000H到61FFFH的64K范围内,问DS=?物理地址范围:A0000HAFFFFH,DS=5200H。第三章作业习题课2. DS=1000H, BX=0200H, SI=0002H 10200H10205H)依次存有10H,
15、2AH,3CH,46H,59H,6BH1MOV AX, 0200H ; AX=02002MOV AX, 200H 物理地址=1000H10H+0200H=10200H, AX=2A10H3MOV AX, BX ; AX=0200H4MOV AX , 3BX 物理地址=1000H10H +0200H+3H=10203H, AX=5946H5MOV AX , BX+SI 物理地址=1000H10H+0200H +2H=10202H , AX=463CH6MOV AX, 2BX+SI 物理地址=1000H10H +200H+2H+2H=10204H , AX=6B59H3.DS=1000H, ES=
16、2000H, SS=3500H, SI=00A0H, DI=0024H, BX=0100H, BP=0200H, VAL=0030H 1MOV AX,100H 干脆寻址方式,10100H 物理地址DS10H+100H=10000H+0100H=10100H2MOV AX,VAL 干脆寻址方式,10030H 物理地址DS10H+VAL=10000H+0030H=10030H 3MOV AX,BX 存放器间接寻址,10100H 物理地址DS10H+BX=10000H+0100H=10100H 4MOV AX,ES:BX 存放器间接寻址,20210H 物理地址ES10H+BX=20000H+0100
17、H=20210H 5MOV AX,SI 存放器间接寻址,100A0H物理地址=DS10H+SI=10000H+00A0H=100A0H6MOV AX,BX+10H 存放器相对寻址,10110H物理地址=DS10H+BX+10H=10000H+0100H+10H=10110H7MOV AX,BP 存放器间接寻址,35200H物理地址=SS10H+BP=35000H+0200H=35200H8MOV AX,VALBPSI相对基址变址寻址,352D0H物理地址=SS10H+BP+SI+VAL =35000H+0200H+00A0H+0030H=352D0H9MOV AX,VALBXDI相对基址变址寻
18、址,10154H物理地址=DS10H+BX+DI+VAL =10000H+0100H+0024H+0030H=10154H10MOV AX,BPDI基址变址寻址,35224H物理地址=SS10H+BP+DI =35000H+0200H+0024H=35224H61MOVDL,AX 错,存放器寻址方式中,目的操作数及源操作数长度必需一样2MOV 8650H,AX 错,目的操作数不行以是立即数3MOVDS,0200H 错,MOV指令不允许将立即数传入段存放器4MOVBX,1200H 错, MOV指令的两个操作数不能同时为存储器5MOVIP,0FFH 错, IP不能作为MOV指令的目的操作数6MOV
19、BX+SI+3,IP 错, IP不能作为MOV指令的源操作数7MOVAX,BXBP 错,BX及BP不行以同时出如今源操作数当中8MOVAL,ES:BP 对9MOVDL,SIDI 错,SI及DI是两个变址存放器,不行以同时出如今源操作数中。10MOV AX,OFFSET 0A20H 错,OFFSET后面跟的应当是符号地址,再把符号地址的值作为操作数。11MOV AL,OFFSET TABLE 错,TABLE的偏移地址是16位,目的及源长度不一样12XCHGAL,50H 错,交换指令可以在存放器之间,存放器和存储器之间进展,不行以是立即数。13INBL,05H 错, BL不能作为IN指令的目的操作
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 中科大 微机 原理 接口 技术 课后 习题 答案
限制150内