计算机组成与结构课后习题及答案.docx
《计算机组成与结构课后习题及答案.docx》由会员分享,可在线阅读,更多相关《计算机组成与结构课后习题及答案.docx(11页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、计算机组成与结构课后习题及部分答案第1章 计算机系统概述1. 概述计算机发展经过了哪几代?2. 计算机由那些部分组成?3. 计算机有哪些分类方法4. 计算机硬件系统的性能指标有哪些?5. 冯诺依曼计算机的主要设计思想是什么?6. 什么是机器字长?它对计算机性能有何影响?7. 计算机的工作过程是怎样的?8. 计算机的应用领域有哪些?9. 从第三代计算机起先, C 技术出现并得到发展A.电子管 B.晶体管 C.集成电路 D. CPU10. 冯诺依曼计算机中指令与数据都采纳 D 表示。A.十进制 B.八进制 C.十六进制 D.二进制11. 冯诺依曼计算机工作的基本方式的特点是 B 。A.多指令流单数
2、据流B.按地址访问并依次执行指令 C.堆栈操作D.存储器按内容选择地址12. 对于一个给定的程序,IN表示执行程序中的指令总数,tCPU表示执行该程序所需CPU时间,T为时钟周期,f为时钟频率(T的倒数),Nc为CPU时钟周期数。设CPI表示每条指令的平均时钟周期数,MIPS表示CPU每秒钟执行的百万条指令数,请写出如下四种参数的表达式:(1) tCPU (2) CPI (3) MIPS (4) Nc 答:(1) tCPU=NcT (2) CPI=Nc/IN (3) MIPS=IN/ (tCPU106) = IN/ (NcT106)第2章 数据的表示与运算1. 在定点二进制运算器中,减法运算一
3、般是通过 D 来实现。A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.原码运算的十进制加法器 D.补码运算的二进制加法器2. 假定下列字符码中有奇偶校验位,但没有数据错误,采纳偶校验的字符码是 D A .11001011B .11010110C.11000001D.110010013. 已知X为整数,且X补=10011011,则X的十进制数值是 B 。A. +155B.-101C.-155D. +1014. 在机器数 B C 中,零的表示是唯一的。A.原码B.补码C.移码D.反码5. IEEE754标准32位浮点数格式中,符号位为1位,阶码为8位,它所能表示的最大规格化正数为 A
4、。A. +(2-2-23)2+127B.+(1-2-23)2+127C. +(2-2-23)2+225D.2+127-2-236. 某机字长32位,其中1位为符号位,31位表示尾数。若用定点小数表示,则最大正小数为 B 。A.+(1-2-32)B.+(1-2-31)C.2-32D.2-317. 两浮点数相加,求X+Y。已知:X=20100.11011011, Y=2100(-0.10101100) 8. 补码一位乘法:设X=-0.1101,Y=0.1011,求XY补9. 设机器字长16位。定点表示时,数值位15位,符号位1位;浮点表示时,阶码6位,其中阶符1位;尾数10位,其中数符1位;阶码的
5、基数为2。试求; (1)定点原码整数表示时,最大正数, 最小负数各为多少? (2)定点原码小数表示时,最大正数, 最小负数各为多少? (3)浮点原码表示时,最大浮点数与最小浮点数各为多少10. 写出下列各二进制数的原码, 补码与反码。 0.1010;0;-0;-0.1010;0.1111;-0.0100。11. 设计用若干个全加器与若干个与门, 或门实现的8421码十进制加法器单元。12. 设有16个信息位,若果采纳海明检验,至少须要设置多少个校验位?应放在哪些位置?答:需5个检验位,应放在从低到高的第1, 2, 4, 8, 16位上13. X=-0.0100,Y=0.1111用加减交替法原码
6、一位除计算X/Y的商与余数?若用加减交替法补码一位除结果是多少?第3章 存储器层次结构1. 存储单元是指_ B _。A.存放一个二进制信息位的存贮元 B.存放一个机器字的全部存贮元的集合C.存放一个字节的全部存贮元的集合 D.存放两个字节的全部存贮元的集合2. 微型计算机系统中,操作系统保存在硬盘上,其主存储器应当采纳_ A _。A.RAMB. ROMC.RAM与ROMDP3. 主存储器是计算机系统的记忆设备,它主要用来_ C _。A.存放数据B.存放程序C.存放数据与程序D.存放微程序4. 某计算机主存容量为64KB,其中ROM区为8KB,其余为RAM区,按字节编址。现在用4K8位的EPRO
7、M芯片与8K4位的SRAM芯片来设计该存储器,则须要上述规格的EPROM芯片数与SRAM芯片数分别是_ B _。A.1,15B.2,14C.1,14D. 2,155. 双端口存储器所以能高速进行读 / 写,是因为采纳_ D _。A.高速芯片B.新型器件C. 流水技术D. 两套相互独立的读写电路6. 某DRAM芯片,其存储容量为64K16位,该芯片的地址线与数据线数目为_ D _。A.64, 16B.16, 64C.64, 8D.16, 167. 用8K8位SRAM芯片设计一个64K32位的存储器,须要SRAM芯片数目是_ B_片。A .64B. 32C. 16D. 248. EPROM是指_
8、D_。A.随机读写存储器B.只读存储器C.可编程只读存储器D.紫外光可擦可编程只读存储器9. 交叉存储器实质上是一种多模块存储器,它用_ A _方式执行多个独立的读写操作。 A. 流水B. 资源重复C. 依次D. 资源共享10. 用128K8位的SRAM芯片设计一个总容量为512K16位的存储器,即能满意字节存取,又能满意以16位字节的存取。画出存储器芯片的连接图。11. 有一个512K*16的存储器,由64K*1的2164RAM芯片构成(芯片内是4个128*128结构),设读/写周期T=0.1us,问:(1)总共须要多少个RAM芯片?(2)采纳分散刷新方式,如单元刷新间隔不超过2ms,则刷新
9、信号的周期是多少?(3)采纳异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号的周期是多少?(4)假如采纳集中刷新,存储器刷新一遍最少用多少时间?答:(1)(512/64)(16/1)=128片 (2)2*0.1us=0.2 us us (3)2/128= 0.015625ms=15.6 us (4)1280.1=12.8 us12. 某机器中,已知有一个地址空间为0000H1FFFH的ROM区域,先在用RAM芯片(8K*4)形成一个16K*8的RAM区域,起始地址为2000H,假设RAM芯片有与信号限制端。CPU地址总线为A15A0,数据总线为D7D0,限制信号为(读/写),(当存储器进行
10、读写操作时,该信号只是地址总线上的地址是有效地)。要求画出逻辑图。13. 下图表示一个DRAM经由总线的读操作时序,存取时间t1到t2为60ns,刷新时间t2到t3为40ns。(1)存储周期是多少?(2)假定这个DRAM 用l位输出,它所支持的最大数据传输率是多少?(3)运用这些DRAM芯片构成32位宽的存储器系统,其产生的数据传输率是多少?14. 设某机主存容量为4MB,Cache容量为16KB,每字块有8个字,每字32位,设计一个四路组相联映象(即Cache每组内共有4个字块)的Cache组织,要求:(1)画出主存地址字段中各段的位数;(2)设Cache的初态为空,CPU依次从主存第0,
11、1, 299号单元读出100个字(主存一次读出一个字),并重复按此次序读8次,问命中率是多少?(3)若Cache的速度是主存的6倍,试问有Cache与无Cache相比,速度提高多少倍?15. 某计算机的CACHE-主存层次采纳组相联映射方式,字块大小为128B,CACHE容量为64块,按4块分组,主存容量为4096块,按字节编址,问:(1)主存地址共需多少位?(2)主存地址字段中主存字块标记,组地址标记与块内地址各需多少位?(3)说明层次结构的存储系统中采纳CACHE与虚拟存储器的目的有何不同。16. 设某流水线计算机有一个指令与数据合一的Cache,已知Cache的读写时间为10ns,主存的
12、读写时间为100ns,cache的命中率为95%,为简化起见,假设指令流水线在任何状况下都不堵塞。问:设置cache后,与无cache比较,计算机的运算速度可提高多少倍?17. CPU执行一段程序时,cache完成存取的次数为5000次,主存完成存取的次数为200。已知cache存取周期为40ns,主存存取周期为160ns。求Cache 命中率与平均访存时间。第4章 指令系统1. 指令系统中采纳不同寻址方式的目的主要是_ B _。A. 实现存贮程序与程序限制 B. 缩短指令长度,扩大寻址空间,提高编程敏捷性C. 可以干脆访问外存 D. 供应扩展操作码的可能并降低指令译码难度2. 下列关于计算机
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 结构 课后 习题 答案
限制150内