《数字电子技术模拟试题6(含答案).docx》由会员分享,可在线阅读,更多相关《数字电子技术模拟试题6(含答案).docx(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子技术模拟试题6(试卷共7页,答题时间120分钟)得分阅卷人1、(3FF) 16=(一、填空题(每空1分,共16分。)2=()10=()8421 BCD2、OC门称为()门,多个OC门输出端并联到一起可题号四五总分统分人得分实现(3、消除组合逻辑电路中竞争冒险的方法有()、(等。4、同步RS触发器的特性方程是(5、只读存储器ROM主要由()、()、)功能。8位DAC的分辨率为()o得分阅卷人6、)三局部组成。得分 阅卷人 二、选择题(每题2分,共20分。请将答案填在下面的表格内)题号12345678910答案1、常用的BCD码有注:考试期间试卷不允许拆开本试卷共7页 第1页A.奇偶校验码
2、B.格雷码C.8421码D.余三码2、当逻辑函数有n个变量时,共有 个变量取值组合?A. nB. 2nC. n2D. 2n3、对于TTL与非门闲置输入端的处理,可以oA.接电源 B.通过电阻3k。接电源 C.接地 D.与有用输入端并联4、存储8位二进制信息要一个触发器。A.2B.3C.4D.85、欲使JK触发器按Qn+i=Qn工作,可使JK触发器的输入端 OA.J=K=O B.J=Q,K=O C.J=Q ,K=Q D.J=Q,K=O6、假设在编码器中有50个编码对象,那么要求输出二进制代码位数为 位。A.5B.6C.10D.507、在以下逻辑电路中,不是组合逻辑电路的有。A.译码器B.编码器C
3、.全加器D.寄存器8、8位移位寄存器,串行输入时经一个脉冲后,8位数码全部移入寄存器中。A.l B.2C.4D.89、为使采样输出信号不失真地代表输入模拟信号,采样频率外和输入模拟信号的最频率,【max的关系是A.A.于 s f Im axB.10、要构成容量为4K义8的RAM,需要 片容量为256X4的RAM。A.2B.4C.8D.321、格雷码具有任何相邻码只有一位码元不同的特性。2、逻辑函数两次求反那么还原,逻辑函数的对偶式再作对偶变换也还原为它本 身。3、一般TTL门电路的输出端可以直接相连,实现线与。4、对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。5、施密特
4、触发器有两个稳态。6、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。7、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码 器来驱动。8、同步时序电路具有统一的时钟CP控制。9、一个N位逐次逼近型A/D转换器完成一次转换要进行N次比拟。10、ROM和RAM中存入的信息在电源断掉后都不会丧失。得分阅卷人四、分析题(共34分,第一题6分,第二题12 分,第三题8分,第四题8分)1、设触发器的初始状态为0,画出如下图触发器Q端的波形图。QCP-OC1T K2、试判断如下图TTL电路能否按各图要求的逻辑关系正常工作?假设电路的 接法有错,HL门+ CC丁R(a)tzA B
5、 1Y=/+3 C+DY=A+B3、分析如下图时序逻辑电路的逻辑功能,要求写出驱动方程、状态方程、 状态转换表,画出状态转换图,说明是何电路。22004、分析如下图由555定时器构成电路的工作原理。TH 846-3 -2TR15TH 846-3 -2TR15OUT得分得分阅卷人五、设计题(共20分,每题10分)1、试用八选一数据选择器74LS151产生逻辑函数丫 =+ 无片。(写出过程,画出逻辑图)2、用74LS138和门电路实现逻辑函数丫 =口耳3+才33+ 46。(写出过程, 画出连接图)数字电子技术模拟试题6答案填空题(每空1分,共16分)0 , 11、 1111011, 173, 71
6、3A2、 0, 1, iWj 阻1, 03、 4,二进制,7N4、 5.5V8,85、 8二、选择题(每题2分,共20分,多项选择、少选、错选均不得分)1、B 2、A 3、C 4、C 5、B 6、C 7、B 8、A 9、A 10、D 三、判断题(每题1分,共10分)1、 F 2、 T 3、 F 4、 F 5、 F 6、 T 7、 F 8、 T 9、 F 10、 T 四、分析题(第一题6分,第二题12分,第三题8分,第四题8分, 共34分)1、Q 2、(a)有错误,输入端的另两条线应通过R接地;(6分)(b)两个或非门的输出应通过一个与门电路形成输出Y,而不应直接线与。(6分)3、(1)驱动方程
7、:(3分)J。=1,(=1 4=速,4=谈 一=速或(=现速(2)状态方程 (3分)(CPJ)Q=4逑+双:=谈迹+ &n =述.速+Q:回(CP;)(3二人速+月2=迹瓦谈+。;行速(CPJ)(3)状态转换真值表、状态图 (3分)CPanQSer1 er+1 er110001112111110311010141011005100011601101070100018001000CPanQSer1 er+1 er110001112111110311010141011005100011601101070100018001000。2。-d 一 (4)从状态图可知,随着CP脉冲的递增,触发器输出。2。
8、1。0值是递减的,且经过8 个C尸脉冲完成一个循环过程。所以,此电路是一个同步3位二进制(或1位八进制)减 法计数器。 (3分)4、该电路构成施密特触发器,由于555内部比拟器C1和C2的参考电压不同,输出电 压。由高电平变为低电平,或由低电平变为高电平所对应的S值不同,形成施密特触发112特性。(4分)U,从。逐渐升高的过程,当对 U。时,八当一Udd乙一Udd iI 3 iy lju3 iyL/i 3 l/l/12时,uo =1保持不变;当/ U。时,Uo =0,故在此变化方向上阈值电压为一u。;OI 3 L/L/O3 UUS从高逐渐下降的过程中,阈值电压为uDD ,故回差电压为211T=
9、-UDD-UDD=-UDDO (4 分)五、设计题(每题10分,共20分)1、 (1)八选一数据选择器的输出逻辑写为(3分)(3分)(44 A), A +(4 A & ). n +(A24 & ). D2 + (4a & ). a +(444). 2 +(444), 3 +(A2Ajd6 +(444).3(2)将丫 =+无与化成与上式对应的形式Y = ABC 1 + ABCA + ABC 0 + ABCA + _(3 分)ABC 0 + ABC 0 + ABC 1 + ABC 0(3)将以上两式比拟,只要令4 = A 4=氏 & =c,且令。 = 2 =。3 =。6 =1和。2 =。4 =。5 =。7 = 0,那么数据选择器的输出即为所需的逻辑函数。(4分)2、解:(1) 74LS138的输出表达式为:(3分)X =仍,i=07(3)将要求的逻辑函数写成最小项表达式:(3分)Y = ABC+ABC + ABC=mQ+m2+m1 =(3)将逻辑函数与74LS138的输出表达式进行比拟,设4=4、8=4、C= Ao,得:丫 =恤.叫.他 不。故可用一片74LS138再加一个与非门就可实现函数。其逻辑图如下图。(4 分)+5V+5V以田111 E74LS138& A、 AABC
限制150内