一位老PCB设计工程师绘图经验只谈(3页).doc





《一位老PCB设计工程师绘图经验只谈(3页).doc》由会员分享,可在线阅读,更多相关《一位老PCB设计工程师绘图经验只谈(3页).doc(3页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-1、PCB设计布局/布线,对电气性能的影响经常都会从有关电子的书中看到这样的说法“数字地线与模拟地线要分开”。布过板的人都知道,这在实际操作上有一定难度。电路板设计要布出更好的板,首先您得对您所使用的IC有个电气方面的了解,有哪些引脚会产生高次谐波(数字信号或开关量方波信号的上升/下降沿),哪些引脚易感应电磁于扰,IC内部的信号方框图(信号处理单元方块图)有助我们的了解。PCB设计整机布局是决定电气性能的首要条件, 而板间的布局更多的考虑是IC间的信号/数据的走向或流程,大原则是易产生电磁幅射的靠近电源部分;弱信号处理部分多由设备的 整体结构决定(即前期设备的整体规划),电路板设计尽可能靠近
2、信号的输入端或检测头(探头), 这样可以更好的提高信噪比,为后续的信号处理及数据识别提供更纯净的信号/准确的数据。 2、PCB设计铜铂的处理电路板设计高频信号走线宜细不宜宽,宜短不宜长, 这又涉及布局问题(器件间信号的耦合), 这样可以减小感应电磁干扰。PCB设计数据信号,却是以脉冲形式出现在电路上的,其高次谐波份量是保证信号的正确性起到决定因素;同样的宽铜铂会对高速率的数据信号产生集肤效应(分布电容/电感变大),这样会导致信号变坏, 数据识别不正确,而且数据总线通道要是其中线路宽度不一致更会影响数据同步问题(导致不一致的延迟),为了更好控制数据信号的同步问题,所以在数据总线走线中就出现了蛇形
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一位 PCB 设计 工程师 绘图 经验

限制150内