cadence共模电路设计(17页).doc
《cadence共模电路设计(17页).doc》由会员分享,可在线阅读,更多相关《cadence共模电路设计(17页).doc(17页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-cadence共模电路设计-第 15 页国家集成电路人才培养基地培训资料(4)共源放大器实验2006-7-19目 录1.启动cadence,创建个人工作库32.电路图输入33.设置元件参数44.对电路进行仿真44.1 DC扫描44.2 AC扫描74.3 tran扫描85.对二极管负载的电路进行仿真95.1 仿真前设置95.2 电路仿真106.对电流源负载的电路进行仿真13仿真前设置136.2 电路仿真147.三种不同放大器性能的比较16mos晶体管共源级放大器对共源放大器(包括纯电阻负载和有源负载)做DC、AC和Tran分析,验证它的输入输出特性曲线,学习如何在cadence软件中观察放大器
2、的增益和各种波形,学习在Results Displaying Window中查看各种电路参数,以及对放大器做参数化扫描。1. 启动cadence,创建个人工作库开机进入solaris9系统,输入后再输入icfb&,启动candence。建立一个命名为common_source_stage的工作库。在此工作库下建立一个cellview命名为resistive_load。2. 电路图输入在schematic中编辑以纯电阻为负载的共源放大器,图中用到的元件nmos4、res、gnd、cap、vdc和vdd从analogLib库中选取。编辑好的电路如图2.1所示:图2.1 纯电阻负载共源放大器电路图3
3、. 设置元件参数电源电压vddv,V1的DC Voltage设为参数v1,AC magnitude为1v(用于看增益) 。电阻R0的阻值设为参数r1,输出电容C0的大小为1pf。nmos管的模型为n18,沟道宽度wum,栅长l为0.6um。设置完毕后点击工具栏上的进行保存。4. 对电路进行仿真4.1 DC仿真选择菜单Tools-Anolog Environment,进入ADE环境,首先对model文件进行设置, 在ADE工具栏中点击Setup-Model Libraries添加Model Library。Model Library File的路径为。在工具栏中点击Variables-Copy
4、From Cellview调入变量v1和r1,用鼠标双击调入的变量,在弹出的对话框中可以对它们进行设置,令v1=0.8v,r1=10k。再对直流仿真进行设置,点击Analysis-Choose,在弹出的对话框中选DC项,v1的变化范围从0v1.8v。DC仿真设置如图4.1所示:图4.1 直流仿真参数设置然后在工具栏中点击Outputs-To Be Plotted-Select On Schematic,用鼠标点击放大器输出端所在支路作为output。最终设置好的ADE环境如图4.2所示:图4.2 ADE环境点击就可以看到DC仿真的波形。图4.3 直流仿真结果点击工具栏中Tools-Parame
5、tric Analysis,对电阻r1进行参数化扫描,其电阻变化范围从5k50k,扫描步长选择10k,方式为Linear Steps。设置好的结果如图4.4所示:图4.4 参数化扫描设置点击工具栏中的Analysis-Start的结果:图4.5 参数化扫描结果从图中可以看出,共源放大器的增益(图中斜线的斜率)随输出电阻的增大而增大,而输入输出摆幅却随输出电阻的增大而变小。因此在增益和摆幅之间存在折中。点击Results-Print-DC Operating Points,然后在schematic中点击要观察的器件,此时Results Displaying Window中就会显示出器件此时的各种
6、参数。在这里我们选择观察mos管M0。部分参数的显示结果如图4.6所示:图4.6 查看参数图4.6 查看参数4.2 AC仿真根据DC分析的结果,重新设置v1和r1的值,以使增益尽量提高。v1=0.55v,r1=50k。点击Analysis-Choose,选中AC项,频率扫描范围为1k200M。设置好后点击就可以看到仿真结果。如图4.7所示:图4.7 AC仿真结果从图中可以看出此时放大器低频时的增益为10,当频率超过105Hz时,增益开始下降。由公式AuRDnCox(VinVTH)gmRD 可知在偏置电压不变的情况下,固定输出电阻和mos管的宽长比两个参数中的一个,则放大器增益与另一个呈正比。同
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- cadence 电路设计 17
限制150内