实验二CMOS模拟集成电路设计与仿真.docx
《实验二CMOS模拟集成电路设计与仿真.docx》由会员分享,可在线阅读,更多相关《实验二CMOS模拟集成电路设计与仿真.docx(4页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、模拟集成电路设计实验报告学生姓名 刘梦曦、 刘敬亚 学 号 2010101012、2010101026 班 级 通 信 101 指导老师 石跃、周泽坤 实验日期 2013年5月25、26日 实验二:CMOS模拟集成电路设计与仿真一、实验步骤1、进入虚拟机下的Cadence(虚拟机下linux用户名:xcx 密码:000000)Cadence运行方法:在linux桌面右键选择新建终端在终端输入 cd tsmc0_18rfp4_v15 回车输入lmli 回车输入icfb& 回车2、在CIW(command Interpreter window)命令框中,点击Tools Library Manage
2、r,出现LM(Library Manager)窗口建立一个新的Library:点击FileNewLibrary,出现New Library窗口;填入Library的名称,点击OK出现Load Technology窗口,添加工艺文件:选择analogLib,依次选择和添加所需要的器件,并且按照下图连接起来,并根据要求修改它们的参数,再保存,一个完整的电路拓扑图就形成了。3、由Schematic产生symbol:打开Schematic,点击DesignCreate cellviewFrom cellview,填写上相应的名称,点击OK,即可。还可以将生成的symbol进行图形上的修改:可用ADDs
3、hape内的各种形状来修饰这个symbol的外观,最后保存。4、仿真环境Affirma Analog Circuit design Environment的调用。二、实验结果图1:OPA内部电路图图2:OPA Symbol图1、 失调电压VOS(1) 仿真电路的搭建仿真条件设置:VDD,VINP调用analogLib中的vdc,VDD:DC voltage=3.3VINP:DC voltage=1.8Gnd调用analogLib中gnd图3:失调电压Vos实际仿真电路图(2)仿真结果(管子匹配时,失调电压仿真)图4:管子匹配时失调电压仿真结果2、 共模输入范围ICMR(1)仿真电路图搭建图5:
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 CMOS 模拟 集成电路设计 仿真
限制150内