数字电子时钟课程设计报告-4[1].doc
《数字电子时钟课程设计报告-4[1].doc》由会员分享,可在线阅读,更多相关《数字电子时钟课程设计报告-4[1].doc(13页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 湖南文理学院芙蓉学院课程设计报告课程名称: 自动化系统课程设计 专业班级: xxxxxxxxxxxxxxxxxx(xx) 学生姓名: xxx 指导教师: 杨明生 完成时间: 2013年 12 月 27 日 报告成绩: 评阅意见: 评阅教师 日期 2013.12.30 湖南文理学院制 摘 要数字电子钟实际上是一个对标准频率(1Hz)进行计数的计数电路。由振荡电路形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”“秒”的数字显示出来。秒计数器电路计满 60 后触发分计数器电路,分、计数器电路计满 60 后触发时计数器电路,当计满 24 小时后又开始下一轮的循环计数。一般由
2、振荡电路、计数器、数码显示器等几部分组成。 振荡电路:主要用来产生时间标准信号, NE555 组成的多谐振电路产生,由但是因为时钟的精度主要取决于时间标准信号的频率及稳定度,所以一般采用石英晶体振荡器。 分频器:因为振荡器产生的标准信号频率很高,要是要得到“秒”信号,需一定级数的分频器进行分频。 计数器:有了“秒”信号,则可以根据 60 秒为 1 分, 小时为 1 天的进制,24分别设定“时”“分”“秒”的计数器,分别为 60 进制,60 进制,24 进制计数器,并输出一分,一小时的进位信号。 由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路可以对分和时进行校
3、时。另外,计时过程要具有报时功能,当时间到达整点前 1 秒开始,蜂鸣器开始鸣叫。关键词: 标准频率; 振荡电路; 计数器; 数码显示器11目录一、 电路的总设计21. 电路的设计目的22. 电路的组成原理23.电路设计要求2二、 单元电路的设计31.秒脉冲产生电路3(1)1KHZ 振荡器42计数器4(1)二十四进制计数器4(2)六十进制计数器53.组合的数字时钟64.校准电路65.整点报时电路66.复位电路7三、电路的总体设计与调试81、具体的电路8参考文献一、 电路的总设计1. 电路的设计目的: 数字电子钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性
4、,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。本设计采用 74LS160、带有译码器的数码管和适当的门电路构成,可实现对时、分、秒等时间信息的采集和较时功能地实现. 设计一个数字计时器,可以完成 00:00:00 到 23:59:59 的计时功能,并在控制电路的作用下具有快速校时、快速校分功能。 能进行正常的时分秒计时功能。分另由六个数码管实现时分秒的计时。同时实现报时和闹钟的功能。 通过 Multisim 软件平台,设计含小时,分钟,秒钟显
5、示功能的数字时钟。 2. 电路的组成原理:电路的组成原理: 数字电子钟主要分为数码显示器、60 进制和 24 进制计数器、频率振荡器和校时这几个部分。数字电子钟要完成显示需要 6 个数码管,八段的数码管需要译码器械才能显示,然后要实现时、分、秒的计时需要 60 进制计数器和 24 进制计数器,在在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。60 进制可能由 10 进制和 6 进制的计数器串联而成,而小时的 24 进制可以采用74LS160 置数端触发实现。频率振荡器可以由晶体振荡器分频来提供,也可以由555 定时器来产生脉冲并分频为 1HZ。 3.电路设计要求具体要求:实现24小
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子 时钟 课程设计 报告
限制150内