数电课程实验报告——数字钟的设计.doc
《数电课程实验报告——数字钟的设计.doc》由会员分享,可在线阅读,更多相关《数电课程实验报告——数字钟的设计.doc(13页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子技术课程设计报告设计题目: 数字钟的设计 班级学号: 学生姓名: 指导教师: 时 间:2010年12月27日2011年1月2日数字电子技术课程设计任务书一、设计题目:数字钟的设计二、设计任务与要求:1.时钟显示功能,能够以十进制显示“时”、“分”、“秒”。其中时为24进制,分秒为60进制。2. 其他功能扩展:(1)设计一个电路实现时分秒校准功能。(2)闹钟功能,可按设定的时间闹时。(3)设计一个电路实现整点报时功能等。三、设计内容与步骤:1. 查阅相关资料;2. 完成设计方案;3. 芯片选定及各单元功能电路分析;4. 画出整体电路原理图(实验);5. 完成设计报告。四、设计计划与进度安
2、排:1. 查阅相关资料(12月24-26日);2. 完成设计方案及单元电路(12月27-29日);3. 完成整体电路原理图(实验)并完成设计报告(12月30-1月2日);五、设计材料与成果要求: 完成整体电路设计,提交设计报告。六、设计考核要求:课程成绩分优秀、良好、中等、及格、不及格。由设计报告结合实验考核。七、设计参考书目:1.EDA与数字系统设计李国丽编,机械工业出版社,2009年3月2.电子技术实践及仿真孙丽霞编,高等教育出版社,2005年1月3.电子技术基础实验及课程设计刘稿等编,机械工业出版社,2007年02月 4.电子技术实验与课程设计彭介华编,高等教育出版社,1997年10月5
3、.数字电子技术童诗白编著高等教育出版社 2001年 成绩评定表设计报告实验得分数字钟的设计摘要:设计简述数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用数字电子钟,从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。此次设计数字电子钟是为了了解数字电子钟的原理,从而学会制作数字电子钟。而且通过数字电子钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。且由于数字电子钟电路包括组合逻辑电路和时序电路。通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用
4、方法。数字电子钟有下几部分组成:石英晶体振荡器、分频器、秒脉冲发生器、校正电路、60进制的秒、分计时器和24进制计时计数器以及秒、分、时的译码显示部分等。关键词:数字电路 电子钟 数字钟 数字电子钟的课程设计 数字计时器设计 组合逻辑芯片 目 录1. 设计任务及要求.52. 设计方案. 53. 芯片选定及各单元功能电路说明. 54. 整体电路原理图及实验.115. 设计体会及改进意见.126参考资料13 一、设计任务与要求:1.时钟显示功能,能够以十进制显示“时”、“分”、“秒”。其中时为24进制,分秒为60进制。2. 其他功能扩展:(1)设计一个电路实现时分秒校准功能。(2)闹钟功能,可按设
5、定的时间闹时。(3)设计一个电路实现整点报时功能等。在59分51秒、53秒、55秒、57秒输出750Hz音频信号,在59分59秒时输出1000Hz信号,音频持续1s,在1000Hz荧屏结束时刻为整点。二、设计方案:数字电子钟由石英晶体振荡器、分频器、计数器、译码器显示器和校时电路组成。振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,然后经过分频器输出标准秒脉冲。秒计数器满60后向分计数器进位,分计数器满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。计数器的输出分别经译码器送显示器显示。计时出现误差时,可以用校时电路校时、校分。三、芯片选定及各单元功能电路说明:实验器材及主要器
6、件(1) CC4511 6片(2) 74LS90 5片(3) 74LS92 2片(4) 74LS191 1片(5) 74LS00 5片(6) 74LS04 3片(7) 74LS74 1片(8) 74LS2O 2片(9) 555集成芯片 1片(10)共阴七段显示器 6片(11)电阻、电容、导线等 若干 振荡器石英晶体振荡器的特点是振荡频率准确、电路结构简单、频率易调整。它还具有压电效应,在晶体某一方向加一电场,则在与此垂直的方向产生机械振动,有了机械振动,就会在相应的垂直面上产生电场,从而机械振动和电场互为因果,这种循环过程一直持续到晶体的机械强度限止时,才达到最后稳定。这用压电谐振的频率即为晶
7、体振荡器的固有频率。一般来说,般来说,振荡器的频率越高,计时精度越高,但耗电量将增大。如果精度要求不高也可以采用由集成电路定时器555与RC组成的多谐振荡器。如图1所示。设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出。 图1分频器 由于振荡器产生的频率很高,要得到秒脉冲,需要分屏电路。本实验由集成电路定时器555与RC组成的多谐振荡器,产生1KHz的脉冲信号。故采用3片中规模集成电路计数器74LS90来实现,得到需要的秒脉冲信号。图2 计数器秒脉冲信号经过6级计数器,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、十位的计时。“秒”“分”计数器为六十进制,小时为十
8、二进制。(1)六十进制计数由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用一片74LS90和一片74LS92组成六十进制计数器,采用反馈归零的方法来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。如图3所示。图3(2)十二进制计数“12翻1”小时计数器是按照“01020311120102”规律计数的,这与日常生活中的计时规律相同。在此实验中,小时的个位计数器由4位二进制同步可逆计数器74LS191构成,十位计数器由D触发器74LS74构成,将它们级连组成“12翻1”小时计数器。 计数器的状
9、态要发生两次跳跃:一是计数器计到9,即个位计数器的状态为Q03Q02Q01Q00=1001,在下一脉冲作用下计数器进入暂态1010,利用暂态的两个1即Q03Q01使个位异步置0,同时向十位计数器进位使Q10=1;二是计数器计到12后,在第13个脉冲作用下个位计数器的状态应为Q03Q02Q01Q00=0001,十位计数器的Q10=0。第二次跳跃的十位清0和个位置1信号可由暂态为1的输出端Q10,Q01,Q00来产生。 CP十位个位CP十位个位Q10Q03Q02Q01Q00Q10Q03Q02Q01Q00000000801000100001901001200010010103000114001001
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 课程 实验 报告 数字 设计
限制150内