东华数电频率计课程设计报告.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《东华数电频率计课程设计报告.pdf》由会员分享,可在线阅读,更多相关《东华数电频率计课程设计报告.pdf(33页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子技术课程设计东东 华华 大大 学学数字电子课程设计报告数字电子课程设计报告数字频率计数字频率计学生姓名:学生姓名: 黄祺麟黄祺麟 学号:学号: 150920218150920218 班级:班级: 通信通信 15021502 数字电子技术课程设计数字电子技术课程设计目录目录第一章 设计指标11.1 设计指标1第二章 系统概述22.1 设计思想22.2 可行性论证22.3 各功能的组成22.4 总体工作过程3第 3 章 单元电路设计与分析43.1 各单元电路的选择43.2 设计及工作原理分析4第四章 电路的组构与调试144.1 遇到的主要问题、现象的记录及原因分析、解决措施及效果144.2
2、 功能的测试方法、步骤、设备、记录的数据15第五章 结束语175.1 对设计题目的结论性意见及进一步改进的意向175.2 总结设计的收获与体会17附图(电路图、电路总图)18参考文献 19数字电子技术课程设计数字电子技术课程设计1第一章、设计指标第一章、设计指标1.11.1 设计指标设计指标:要求设计一个测量 TTL 方波信号频率的数字频率计。用按键选择测量信号的频率的量程。测试值采用 4 个 LED 七段数码管显示,并以发光二极管只是测量对象(频率)的单位:Hz、kHz。频率的测量范围有四档量程。(1)测量结果显示 4 位有效数字,测量精度为万分之一。(2)频率测量范围:100.0Hz999
3、.9kHz,分四档。 量程范围 允许误差/Hz 采样时间/s 小数点位置 单位100.0Hz999.9kHz 0.1 10 第三位 Hz1.000Hz9.999kHz 1 1 第一位 KHz10.00kHz99.99kHz 10 0.1 第二位 KHz 100.0kHz999.9kHz 100 0.01 第三位 KH(3)基本要求:量程切换可以采用两个按键 SWB 和 SWA。(4)扩展要求:a.当被测频率大于 999.9khz,超出最大值时,设置一个警灯,并发出报警声。b.自动切换量程。数字电子技术课程设计2第二章、系统概述第二章、系统概述2.12.1 设计思想设计思想时间和频率测量是电子测
4、量技术中最基本的测量之一。频率的物理意义是单位时间(1s)内信号的周波数。所以频率测量问题等同于时间测量问题。在电子系统中,频率、周期、时间的测量通常采用计数器。测量一段标准时间内周期性信号的周伯叔(测频) 。计数器的计数时间(开门时间)和技术脉冲是关键性的参数。2.22.2 可行性论证可行性论证针对上述设计思想,可采用计数器来实现记录周期数的功能;采用时基信号产生计数时间作为采样时间;要通过数码管显示结果,考虑如果计数器直接将数据输入到数码管显示,则会出现数码管的数据不断变化,累计增加的情况,例如,一信号的频率为 10Hz,计数器则会从 1 一直计数,数码管会在每秒内变化 10 次,所以采用
5、寄存器或锁存器,在每个时间信号内,给予一个高电平使能有效,将计数器的数值锁存到锁存器。同时考虑到,如果这样,每次锁存的数据会比上次增加一个基数,因为计数器的连续计数累积计数,所以要对每次锁存后立即清零,让计数器从零开始计数。对于数码管显示电路,可采用四位动态扫描显示电路。2.32.3 各功能的组成各功能的组成功能主要分为:1)产生系统基准时钟的石英晶体振荡器及多几分频电路此功能通过 10 倍率分频器将 10MHz 的基准时钟进行 8 次分频,再通过数据选择器实现时钟基准时间的选择。数字电子技术课程设计32)量程切换控制单元(选择控制单元)通过开关、数据选择器来控制时钟基准时间和测量单位来达到切
6、换量程的功能。3)计数、锁存单元计数器(74160) 、锁存器(74374)电路实现该功能。4)控制信号(计数器清零、显示锁存等)产生单元采用单稳态触发电路,以时钟基准时间作为触发信号,来产生锁存、清零的触发信号,对计数器和锁存器进行控制。5)调试信号的产生于选择通过分频器、开关控制数据选择器完成调试信号的选择功能。6)显示单元 将所锁存器中的存储的数据,经过数据选择器后,输入到 4 为动态显示译码器进行显示。2.42.4 总体工作过程总体工作过程 数字电子技术课程设计4晶体振荡器产生 10MHz 的基准时钟通过 10 倍率 8 次的分频器和可控分频器分别产生时基测量时间和调试信号;通过量程控
7、制选择开关 SW1、SW2 选择量程(包括时基时间、小数点位置控制、测量单位控制)和测量选择控制输入调试信号或者是实际待测信号(试验中使用的是调试信号) ;时基信号脉冲控制数字单稳态触发电路产生清零(CR)和锁存(LD)脉冲信号控制计数器的清零和锁存器的锁存;锁存器将数据通过和 4 为动态显示译码器译码显示,通过控制两个发光二极管来显示单位 Hz 和 kHz。 (二极管 L1 发光则单位为 Hz;L2 发光为KHz) 。数字电子技术课程设计5第三章、单元电路设计与分析第三章、单元电路设计与分析3.13.1 各单元电路的选择各单元电路的选择3.1.13.1.1 计数器的器件选择:计数器的器件选择
8、:选用四个 74160 构造四个 BCD 码十进制计数器,并将这四个计数器串行级联构成一个模 10000 的计数器。 (这里在进行串联进位的时候有讲究)3.1.23.1.2 锁存器的器件选择:锁存器的器件选择:选用两片 74374 构造 16 位二进制码的锁存器。3.1.33.1.3 四位动态扫描显示电路器件选择:四位动态扫描显示电路器件选择:7490、74153m、DIV8 分频器、小数点控制选择器、7seg 七段显示译码器(这两个器件为自己编写)3.1.4LED3.1.4LED 量程亮灯显示电路器件选择:量程亮灯显示电路器件选择:与门、非门。3.1.53.1.5 分频器的器件选择:分频器的
9、器件选择:10 倍率分频器采用 7490 构成 5421BCD 码的十进制计数器组成 10 倍率分频器,再将 8 个 10 倍率分频器进行串行级联构成 DIV8 分频器。3.1.63.1.6 数字单稳态触发电路器件选择:数字单稳态触发电路器件选择:用三片 D 触发器构成一个单稳态触发电路,构成产生锁存(LD)和清零(CR)的单稳触发电路。3.1.73.1.7 测试可控分频调试电路器件选择:测试可控分频调试电路器件选择:DIV8 分频器、74160、74153m 四选一数据选择器。3.1.83.1.8 选择控制端产生测频时基信号设计:选择控制端产生测频时基信号设计:数字电子技术课程设计6DIV8
10、 分频器、74153m 四选一数据选择器。3.23.2 设计及工作原理分析设计及工作原理分析3.2.13.2.1 分频器:分频器:10 倍率分频器采用 7490 构成 5421BCD 码的十进制计数器组成 10 倍率分频器,再将 8 个 10 倍率分频器进行串行级联构成 DIV8 分频器。如图所示:实际为 10 进制计数器。单个 7490 芯片构成的 10 倍分频器连接如下图所示:将每一片芯片的输出端接在下一片 7490 芯片的输入端,就构成了下一个10 倍分频器的电路结构,每一片 7490 芯片都可以将通过上一片 7490 输出的信号再 10 分频,以此类推,就可以最终用 8 片 7490
11、将 10MKHZ 的频率分到最后的0.1HZ。最后将这 8 片 7490 合并成下面一片 DIV8 分频器。3.2.23.2.2 选择控制端产生测频时基信号设计:选择控制端产生测频时基信号设计:组成选择控制端需要的原件为 DIV8 分频器、74153M 数据选择器。 。数字电子技术课程设计7 这个模块比较简单,它主要功能就是选用 DIV8 分频然后通过 74153M 数据选择器,在 KEYA 和 KEYB 两个开关的控制下选择合理的采样时间。最后在输出端将其输出。合并后模块对应器件为: 数字电子技术课程设计83.2.33.2.3 测试可控分频调试电路器件选择:测试可控分频调试电路器件选择:调试
12、信号由 DIV8 分频器、74160、74153M 四选一数据选择器组成。作为一种一致频率的信号,输入到频率测试器中进行检测。它的大体设计思路如下图所示:在本实验中我将量程化简为两个档位根据如图所示的电路进行连接。同理也是它主要功能就是选用 DIV8 分频然后通过 74153M 数据选择器,在KEYA 和 KEYB 两个开关的控制下选择合适的频率。在这个模块里 74160 虽然是10 进制计数器,但是它起到的是分频的作用。74160 由 KEYC 控制可以让 DCBA置数端为 0110 或 0010 即经过 74160 的输出频率为原频率的四分之一或八分之一。数字电子技术课程设计9合并后器件模
13、块如图:3.2.43.2.4 单稳态触发电路的设计:单稳态触发电路的设计:数字单稳态电路的作用是输入选择采样时间的信号,并将其经过波形整形后转化为控制计数器清零的 CR 信号和控制锁存器存取的 LD 信号。如下图所示:数字电子技术课程设计10数字电子技术课程设计11可以看到计数器清零信号是在技术锁存信号在高电平变成的低电平的瞬间完成的,于是我们用三片 D 触发器构成一个单稳态触发电路,构成产生锁存(LD)和清零(CR)的单稳触发电路如下图。如图所示:在 M 端输入脉冲信号,CP 端输入脉冲控制信号,通过触发器后,Y 端输出的信号为单稳态的暂态,是高电平,其脉冲宽度是 CP 脉冲的 2 倍。仿真
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 东华 频率计 课程设计 报告
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内