微机原理习题集(12页).doc
《微机原理习题集(12页).doc》由会员分享,可在线阅读,更多相关《微机原理习题集(12页).doc(12页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-微机原理第二章练习题及解一:单项选择题l 8086CPU复位后, 下列寄存器的值为( C )。A:CS = 0000H、IP = 0000H B:CS = 0000H、IP = FFFFH C:CS = FFFFH、IP = 0000H D:CS = FFFFH、IP = FFFFHl 8086CPU复位后, 下列寄存器的值为( C )。A:CS:IP = 0000H:0000H B:CS:IP = 0000H:FFFFHC:CS:IP = FFFFH:0000H D:CS:IP = FFFFH:FFFFHl 当RESET信号为高电平时,寄存器初值为FFFFH的是( A )。A:CS B:E
2、S C:IP D:BPl 地址锁存发生在指令周期的( A )时刻。A:T1 B:T2 C:T3 D:T4l 8086CPU读数据操作在总线周期的( D )时刻。A:T1 B:T1,T2 C:T2,T3 D:T3,T4l 8086CPU写数据操作在总线周期的( D )时刻。A:T1 B:T2 C:T2,T3 D:T2,T3,T4l 8086与外设进行数据交换时,常会在( C )后进入等待周期。A:T1 B:T2 C:T3 D:T4 l 计算机中数据总线驱动器采用的基本逻辑单元是( C )。A:反相器 B:触发器 C:三态门 D:译码器l 计算机中地址锁存器采用的基本逻辑单元是( B )。A:反相
3、器 B:触发器 C:三态门 D:译码器l 计算机中地址锁存器的输出信号状态是( B )。A:单向双态 B:单向三态 C:双向双态 D:双向三态l 8086CPU从功能结构上看,是由( D )组成A:控制器和运算器 B:控制器,运算器和寄存器C:控制器和20位物理地址加法器 D:执行单元和总线接口单元l 执行指令IRET后弹出堆栈的寄存器先后顺序为( D )。A:CS、IP、F B:IP、CS、F C:F、CS、IP D:F、IP、CSl 下列逻辑地址中对应不同的物理地址的是( C )。A:0400H:0340H B:0420H:0140HC:03E0H:0740H D:03C0H:0740Hl
4、 8086CPU的控制线/BHE = 0,地址线A0 = 0时,有( B )。A:从偶地址开始完成8位数据传送 B:从偶地址开始完成16位数据传送C:从奇地址开始完成8位数据传送 D:从奇地址开始完成16位数据传送l 8086CPU的控制线/BHE = 1,地址线A0 = 0时,有( A )。A:从偶地址开始完成8位数据传送 B:从偶地址开始完成16位数据传送C:从奇地址开始完成8位数据传送 D:从奇地址开始完成16位数据传送l 8086CPU的控制线/BHE = 0,地址线A0 = 1时,有( C )。A:从偶地址开始完成8位数据传送 B:从偶地址开始完成16位数据传送C:从奇地址开始完成8
5、位数据传送 D:从奇地址开始完成16位数据传送l 指令队列具有( D )的作用。A:暂存操作数地址 B:暂存操作数C:暂存指令地址 D:暂存预取指令l PC386计算机中,CPU进行算术和逻辑运算时,可处理的数据的长度为( D )。A:8位 B:16位 C:32位 D:都可以l 8086系统中,每个逻辑段的多存储单元数为( C )。A:1MB B:256B C:64KB D:根据需要而定l 下列说法中属于最小工作模式特点的是( A )。A:CPU提供全部的控制信号 B:由编程进行模式设定C:不需要8286收发器 D:需要总线控制器8288l 下列说法中属于最大工作模式特点的是( C )。A:M
6、/IO引脚可直接引用 B:由编程进行模式设定C:需要总线控制器8288 D:适用于单一处理机系统l 包含在8086CPU芯片内部的是( A )。A:算术逻辑单元 B:主存储器单元C:输入、输出单元 D:磁盘驱动器l 8086当前被执行的指令存放在( D )。A:DS:BX B:SS:SPC:CS:PC D:CS:IPl 微机系统中,主机与硬盘的数据交换用( B )方式。A:中断控制 B:DMA控制C:查询控制 D:无条件程序控制l 芯片组中北桥芯片不能提供的功能是( D )。A:对CPU的支持 B:内存管理C:Cache管理 D:CPU与ISA桥的控制l 下列叙述错误的是( D )。A:PC/
7、AT机用8086CPU B:PC/XT机用8088CPUC:8086CPU的寻址范围为1MB D:80286CPU的寻址范围为32MBl 同步和异步两种传输方式比较,传送效率最高的是( C )。A:同步方式 B:异步方式C:同步和异步方式效率相同 D:无法比较l 8086中,存储器物理地址形成算法是( B )。A:段地址+偏移地址 B:段地址左移4位+偏移地址C:段地址16H+偏移地址 D:段地址10 +偏移地址l CPU访问一次存储器单元所用机器周期数由( B )决定。A:读取指令字节的最短时间 B:读取数据字节的最长时间C:读取数据字节的平均时间 D:写入数据字节的平均时间l 8086系统
8、中外设请求总线控制权是通过控制线( C )。A:NMI B:TEST C:HOLD D:INTRl 堆栈存储器存取数据的方式是( C )。A:先进先出 B:随机存取 C:先进后出 D:都可以l 8086系统中,一个栈可用的最大存储空间是( B )。A:IMB B:64KBC:由SP初值决定 D:由SS初值决定l 存储字长是指( B )。A:存储单元中二进制代码组合 B:存储单元中二进制代码个数C:存储单元的个数 D:以上都是l 8086中,关于总线的叙述,错误的是( D )。A:数据总线中信息流是双向的 B:地址总线中信息流是单向的C:控制总线中信息流是独立的 D:以上叙述都不对l 8086的
9、空闲周期Tt发生在( D )。A:T1后 B:T2后 C:T3后 D:T4后l 8086CPU中,控制线/RD和/WR的作用是( C )。A:数据收发器方向控制 B:存储器存取操作控制C:存储器片选控制 D:地址/数据线分离控制l 8086CPU中,控制线DT/R的作用是( A )。A:数据总线收发器方向控制 B:存储器存取操作控制C:数据总线收发器有效控制 D:地址/数据线分离控制l 8086CPU中,控制线ALE的作用是( D )。A:数据总线收发器方向控制 B:存储器存取操作控制C:数据总线收发器有效控制 D:地址/数据线分离控制l 8086CPU中,控制线/DEN的作用是( C )。A
10、:数据总线收发器方向控制 B:存储器存取操作控制C:数据总线收发器有效控制 D:地址/数据线分离控制l 8088CPU中,需要数据总线收发器芯片8286( A )。A:1片 B:2片 C:8片 D:16片l 8086CPU中,需要数据总线收发器芯片8286( B )。A:1片 B:2片 C:8片 D:16片l 8088CPU中,需要地址锁存器芯片8288( C )。A:1片 B:2片 C:3片 D:4片l 8086CPU中,需要地址锁存器芯片8288( C )。A:1片 B:2片 C:3片 D:4片l 8086CPU中,确定下一条指令的物理地址的算术表达式为( A )。A:CS16IP B:D
11、S16SIC:SS16SP D:ES16DIl 若某CPU具有64GB的寻址能力,则该CPU的地址总线宽度为( B )。A:64 B:36 C:32 D:24l 当8086与外设交换数据时,常会在( C )进入等待周期Tw。A:T1与T2之间 B:T2与T3之间C:T3与T4之间 D:T4与T1之间l 若寄存器中的数左移2位且无溢出,则新数值是原数值的( C )。A:1倍 B:2倍 C:4倍 D:8倍l 若寄存器中的数右移1位且无1数移出,则新数值是原数值的( B )。A:一倍 B:1/2倍 C:1/4倍 D:1/8倍l 8086CPU有( C )个16位的通用寄存器。A:2 B:4 C:8
12、D:16l 8086CPU有( C )个8位的通用寄存器。A:2 B:4 C:8 D:16l 8086CPU有( B )个16位的段寄存器。A:2 B:4 C:8 D:16l 8086CPU共有( D )个16位寄存器。A:4 B:8 C:10 D:14l 8086CPU能够直接执行的语言是( B )。A:汇编语言 B:机器语言 C:C语言 D:JAVA语言l 8086CPU响应可屏蔽中断后,不能自动执行的是( A )。A:保存所有寄存器中的内容 B:保存指令指针寄存器IP中的内容C:保存状态寄存器F中的内容 D:不能响应较低级别的中断l 在计算机中,字节的英文名字是( B )。A:bit B
13、:byte C:bout D:bpsl Pentium芯片有8KB指令Cache和数据Cache,作用是( C )。A:弥补外存容量不足 B:弥补主存容量不足C:加快指令执行速度 D:对外存和主存进行管理l 在DMA方式下,CPU与总线的关系是( C )。A:CPU只能控制地址总线 B:CPU只能控制数据总线C:CPU与总线为隔离状态 D:CPU与总线为短接状态l 80486CPU与80386CPU比较,内部增加的功能部件是( C )。A:分段部件和分页部件 B:预取部件和译码部件C:Cache部件和浮点运算部件 D:执行部件和总线接口部件l 8086CPU中,时间周期、指令周期和总线周期的费
14、时长短的排列是( C )。A:时间周期指令周期总线周期 B:时间周期总线周期指令周期C:指令周期总线周期时间周期 D:总线周期指令周期时间周期l 16个字数据存储区的首址为70A0H:DDF6H,末字单元的物理地址为( C )。A:7E7F6H B:7E816H C:7E814H D:7E7F8Hl 8个字节数据存储区的首址为70A0H:DDF6H,末字节单元的物理地址为( D )。A:7E7F6H B:7E7FEH C:7E714H D:7E7FDHl CPU对存储器访问时,地址线和数据线的有效时间关系为( B )。A:同时有效 B:地址线先有效C:数据线先有效 D:同时无效l 8086CP
15、U由两部分组成,即执行单元和( B )。A:运算器单元 B:总线接口单元C:寄存器单元 D:控制器l Pentium微处理器的内部数据宽度为( B )。A:16位 B:32位 C:36位 D:64位l Pentium微处理器中共有( B )段寄存器。A:4个 B:6个 C:8个 D:7个l Pentium 4与80486DX相比,其特点是( D )。A:有浮点处理功能 B:有Cache存储器C:内部数据总线为32位 D:外部数据总线为64位 l Pentium 4微处理器物理地址的最大存储空间是( B )。A:256MB B:4GB C:64GB D:64TB l Pentium 4微处理器可
16、寻址的最大存储空间是( C )。A:256MB B:4GB C:64GB D:64TBl Pentium 微处理器的内部数据宽度是( B )。A:16位 B:32位 C:36位 D:64位l Pentium 微处理器中共有几个段寄存器( C )。A:4个 B:5个 C:6 D:7个l Pentium 微处理器进行存储器读写操作时,时钟周期T1完成( B )操作。A:读写控制信号为高电平 B:发送存储器地址C:读操作码 D:读操作数二:填空题l 某存储器单元的实际地址为2BC60H,若该存储器单元所在段首地址为2AF0H,则该存储器单元的段内偏移地址为( 0D60H )。l PC/XT微机开机时
17、,第一条执行的指令存放地址为( FFFF0H )。l 8086CPU复位后,寄存器CS中的值为( FFFFH )、IP中的值为( 0000H )、DS中的值为( 0000H )。l 8086执行部件EU中的控制单元从( 指令队列缓冲器 )中取指令。l 8086总线接口部件BIU中的指令队列缓冲器经总线从( 存储器 )中取指令。l 一数据类型为字的数据8BF0H存放在存储器偶地址单元处,完成16位数据读取需总线周期数为( 1个 )。l 一数据类型为字的数据8BF0H存放在存储器奇地址单元处,完成16位数据读取需总线周期数为( 2个 )。l 三态门有三种输出状态,即高电平、低电平和( 高阻态 )。
18、 l 从地址/数据复用线中分离出地址信息需用( 锁存器 )芯片。l 8086CPU复位后,寄存器中的值进入初始状态,问此时(CS)=( FFFFH )、(IP)=( 0000H )、(DS)=( 0000H )。l 8086CPU中有8个16位通用寄存器,它们是( AX )、( BX )、( CX )、( DX )、( SP )、( BP )、( SI )、和( DI )。l 8086CPU中有8个8位通用寄存器,它们是( AH )、( AL )、( BH )、( BL )、( CH )、( CL )、( DH )、和( DL )。l 8086CPU中有4个16位段寄存器,它们是( CS )、
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微机 原理 习题集 12
限制150内