《数电第5章组合逻辑电路与常用组合器件分析与设计复习题(16页).doc》由会员分享,可在线阅读,更多相关《数电第5章组合逻辑电路与常用组合器件分析与设计复习题(16页).doc(16页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-1设计一个两位二进制数平方器,并画出逻辑图。输入变量AB表示一个两位二进制数,输出WXYZ为四位二进制数,输入端只提供原变量。ABWXYZ000000010001100100111001 2根据给定的逻辑图写出输出逻辑表达式Y(A,B,C)(不用化简),列出真值表。ABCY0001100011100101100111101001011011101100001110113一个逻辑电路,有三个输入(A,B,C)和一个输出F。当三个输入的和为奇数时,输出F为1,列出该电路的真值表,写出F的表达式,并画出实现电路图。ABCF000000110101011010011010110011114分析下列逻
2、辑电路,写出输出函数F的表达式,abc有哪些组合使F为1。abc取值0115设计一个组合逻辑电路,输入为A、B、C,输出为Y。当C=0,实现Y=AB;当C=1时,实现Y=A+B。要求:(1)列出真值表;(2)求输出Y的最简与表达式;(3)画逻辑图。ABCF000000100100011110001011110111116写出图示电路的输出逻辑函数表达式并化简。7设计一个组合逻辑电路,该电路输入两个二位无符号二进制数A(A=A1A0)和B(B=B1B0)。当A=B时,输出F=1,否则F=0。写出设计过程,画出逻辑电路图。A1A0B1B0F00001000100010000110010000101
3、1011000111010000100101010110110110001101011100111118逻辑门电路及输入端A、B、C的波形如图所示,请画出相应的输出端G、H的波形。9设计一个一位二进制全加器逻辑电路。既考虑两个加数本身,也考虑低位来的进位信号。输出考虑和数和进位数。 10设计一个三输入的“多数表决电路”。当输入A、B、C中有2个或2个以上为“1”时输出F为“1”,否则为“0”。写出设计过程,并画出逻辑电路图。ABCF00000010010001111000101111011111F=AB+BC+AC11写出图示逻辑图的逻辑函数式,并化简为最简与或式。12设计一个一位二进制半加器
4、逻辑电路。即只考虑两个加数本身,而不考虑由低位来的进位。输出考虑和与进位位。ABSC0000011010101101 13试画出用门电路实现下列函数的逻辑图。1、14设一个三输入的“一致电路”。即当3个输入变量全部为“0”或全部为“1”时输出为“1”,否则为“0”。写出设计过程,画出逻辑电路。 15试画出用门电路实现下列函数的逻辑图。16图a所示的逻辑电路的A、B端输入波形如图(b)所示,画出此电路在S=1和S=0时端出端F的波形。DA:S=0时,F=A,与A波形相同S=1时,F=B,与B波形一样17用3-8译码器74138和门电路产生逻辑函数。18设计一个组合逻辑电路,其输入是一个四位二进制
5、数,当该数大于或等于(10)10时,输出为1,否则输出为0(写出设计过程)。ABCDF0000000010001000011001000010100110001110100001001010101101111100111011111011111119试分析下图所示组合逻辑电路,列出真值表,写出关于F的表达式并化简,并说明电路功能。真值表ABY000011101110电路为异或门20.分析图示逻辑电路的功能。要求写出逻辑代数式、真值表、分析逻辑功能。ABL1L2L300001011001001011001一位数值比较电路20逻辑电路如图所示,电路输入A、B、C的波形,画出对应的输出F的波形。21
6、设计一个举重裁判表决电路。设举重比赛有3个裁判A、B、C。A是主裁判,B、C是副裁判。杠铃完全举起的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判A时,表明成功的灯才亮,此时输出F=1。(写出设计过程)22逻辑电路如图所示,电路输入A、B、C的波形,画出对应的输出F的波形。23设计一个交通报警控制电路。交通信号灯有红、绿、黄3种,3种灯分别单独工作或黄、绿灯同时工作时属正常情况,其他情况均属故障,出现故障时输出报警信号。(写出设计过程)24设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,使之在上楼前,用楼下开关打开电灯,上楼后,用楼
7、上开关关灭电灯;或者在下楼前,用楼上开关打开电灯,下楼后,用楼下开关关灭电灯。(写出设计过程) 25图为一组合电路,请写出其输出F的最简与或式,并分析电路的逻辑功能。同或电路26设计一个四变量的多数表决器(4个变量中有多数个变量为1时,输出为1,否则输出为0)。写出设计过程。ABCDFABCDF0000010000000101001000100101000011010111010001100001010110110110011101011111111127用3-8译码器和与非门电路实现函数。28用74151实现函数 29写出译码器组成的电路中输出F的函数表达式。30用三线八线译码器和较少的逻辑门设计逻辑函数,画出逻辑电路图。31用3线-8线译码器实现函数。32用74151实现函数 33用四选一数据选择器实现函数F=AB+BC。34分析图示逻辑电路,求输出F的简化逻辑表达式。35写出数据选择器组成的电路中输出F的函数表达式。36用四选一数据选择器产生逻辑函数。37用八选一数据选择器产生逻辑函数。38用四选一数据选择器产生逻辑函数。39用八选一数据选择器产生逻辑函数。40用四选一数据选择器实现函数。41用八选一数据选择器实现函数。42用3-8译码器和与非门电路实现函数。43用3-8译码器和与非门电路实现函数。-第 16 页-
限制150内