四路智力抢答器实验报告(11页).doc
《四路智力抢答器实验报告(11页).doc》由会员分享,可在线阅读,更多相关《四路智力抢答器实验报告(11页).doc(11页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-四路智力抢答器实验报告-第 11 页目录前言2摘要3第1章 设计内容及要求4 1.1设计目的41.2设计要求4第2章 设计思路方框图52.1 设计思路52.2 设计原理方框图5第3章 单元电路图及其原理说明63.1 方案一设计原理6 3.2 方案二设计原理93.3 方案的选择13第四章 电路测试与仿真14 4.1电路测试与仿真14第五章 四路抢答器元器件清单16 5. 1四路抢答器元器件清单16第六章 焊接电路图及元件资料17 6.1 元件资料17 6.2焊接电路19第七章 实验总训20第八章 参考文献21前言进入21世纪越来越来多的电子产品出现在人们的日常生活中,例如企业、学校和电视台等单
2、位常举办各种智力竞赛, 抢答记分器是必要设备。过去在举行的各种竞赛中我们经常看到有抢答的环节,举办方多数采用让选手通过举答题板的方法判断选手的答题权,这在某种程度上会因为主持人的主观误断造成比赛的不公平性。人们于是开始寻求一种能不依人的主观意愿来判断的设备来规范比赛。因此,为了克服这种现象的惯性发生人们利用各种资源和条件设计出很多的抢答器,从最初的简单抢答按钮,到后来的显示选手号的抢答器,再到现在的数显抢答器,其功能在一天的趋于完善不但可以用来倒计时抢答,还兼具报警,计分显示等等功能,有了这些更准确地仪器使得我们的竞赛变得更加精彩纷呈,也使比赛更突显其公平公正的原则。今天随着科技的不断进步抢答
3、器的制作也更加追求精益求精,人们摆脱了耗费很多元件仅来实现用指示灯和一些电路来实现简单的抢答功能,使第一个抢答的参赛者的编号能通过指示灯显示出来,避免不合理的现象发生。但这种电路不易于扩展,而且当有更高要求是酒无法实现,例如参赛人数的增加。随着数字电路的发展,数字抢答器诞生了,它易于扩展,可靠性好,集成度高,而且费用低,功能更加多样话,是一种高效能的产品。而如今在市场上销售的抢答器大多采用可编程逻辑元器件,或利用单片机技术进行设计,本次设计主要利用常见的74LS系列集成电路芯片和555芯片,并通过划分功能模块进行各个部分的设计,最后完成了四路智力竞赛抢答器的设计。四路智力抢答器摘 要本设计是四
4、路智力抢答器。设计电路是当主持人按下复位开关K, 抢答开始,按下清零开关,抢答电路清零。利用逻辑电路的原理,使抢答器具有第一个抢答信号的鉴别,锁存及显示功能。既有抢答信号输入时,锁存相应的编号,并在LED数码管上显示出来,同时扬声器发出响声。此时再按其他任何一人抢答均无效,优先抢答选手的编号一直保持不变,直到主持人清除为止。关键词:四路抢答器 清零 锁存 主持人第一章 设计目的及要求1.1设计目的:本课程为电子、通信类专业的独立实践课,该课程设计建立在电路基础、数电与模电电子线路等课程的基础上,主要让学生加深对电子线路理论知识的掌握,使学生能把学的知识系统地、高效地贯穿到实践中来,避免理论与实
5、践的脱离,同时提高学生的动手能力,并在实践中不断完善理论基础,有助于培养学生的综合能力。1)、学习数字电路中的优先编码器、锁存器 、多谐振荡器、译码器、数据显示管的综合应用。2)、熟悉抢答器的工作原理3)、了解数字系统设计,调试及故障排除方法。1.2设计要求:设计一个抢答电路:1) 可以容纳四组参赛者,每组设置一个抢答按钮,分别用J1-J4表示;2) 设置一个系统清零的抢答控制开关J5和复位开关K(开关由主持人控制),当开关J5按下时清零,当开关K被按下时,抢答开始。3) 抢答器具有第一个抢答信号的鉴别,锁存及显示功能。即有抢答信号输入(开关J1-J4中的任意一个开关被按下)时,锁存相应的编号
6、,并在LED数码管上显示出来,同时扬声器发出响声。此时再按其他任何一个抢答开关均无效,优先抢答选手的编号一直保持不变,直到主持人将系统清除为止。第二章 设计思路及原理方框图2.1设计思路:数字式智力抢答器一般包括门控电路、抢答编码电路、译码电路、优先锁存电路、数显电路、声响报警电路。其中,门控电路、抢答编码电路、译码电路是核心,用于完成各组抢答信号的识别、判断;数显电路、声响报警电路用于显示抢答的组号并同时用扬声器提醒;优先锁存电路用于判断、锁存参赛者的第一个抢答信号并使其他抢答信号无效。功能要求电路设置系统清零和控制开关,因此需要一个门控电路。2.2工作原理框如图2-1所示:抢答编码电路译码
7、、驱动电路报警电路优先锁存电路门控电路数显电路图2-1 第三章 单元电路图及方案的选择3.1方案一的设计:1.锁存电路: 主要用到74ls373 1).1脚是输出使能(OE),是低电平有效,当1脚是高电平时,不管输入3、4、7、8、13、14、17、18如何,也不管11脚(锁存控制端,G)如何,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态(或者叫浮空状态);.当1脚是低电平时,只要11脚(锁存控制端,G)上出现一个下降沿,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、1
8、9(Q7)立即呈现输入脚3、4、7、8、13、14、17、18的状态.锁存端LE 由高变低时,输出端8 位信息被锁存,直到LE 端再次有效。 当三态门使能信号OE为低电平时,三态门导通,允许Q0Q7输出,OE为高电平时,输出悬空。当74LS373用作地址锁存器时,应使OE为低电平,此时锁存使能端C为高电平时,输出Q0Q7 状态与输入端D1D7状态相同;当C发生负的跳变时,输入端D0D7 数据锁入Q0Q7。51单片机的ALE信号可以直接与74LS373的C连接。电路如图3-1所示:图3-12.优先编码器如图3-2所示;图3-2输入输出EII0I1I2I3I4I5I6I7A2A1A0GSEO1xx
9、xxxxxx11111011111111111100xxxxxxx0000010xxxxxx01001100xxxxx011010100xxxx0111011100xxx01111100100xx011111101100x0111111110100011111111111074LS138真值表如表3-1表3-174ls148优先编码器管脚功能介绍:为16脚的集成芯片,电源是VCC(16) GND(8),I0I7为输入信号,A2,A1,A0为三位二进制编码输出信号,IE是使能输入端,OE是使能输出端,GS为片优先编码输出端。使能端OE(芯片是否启用)的逻辑方程: OE =I0I1I2I3I4I5
10、67IE 当OE输入IE=1时,禁止编码、输出(反码): A2,A1,A0为全1。当OE输入IE=0时,允许编码,在I0I7输入中,输入I7优先级最高,其余依次为:I6,I5,I4,I3,I2,I0,I0等级排列。 从以上的的功能表中可以得出,74ls148输入端优先级别的次序依次为I7,I6,I0 。当某一输入端有低电平输入,且比它优先级别高的输入端没有低电平输入时,输出端才输出相应该输入端的代码。例如:I5=0且I6=I7=1(I6、I7优先级别高于I5) 则此时输出代码010 (为(5)10=(101)2的反码)这就是优先编码器的工作原理。图3-33.显示电路如图3-4所示:图3-4将C
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 四路 智力 抢答 实验 报告 11
限制150内