数字电子技术基础试题及答案41940(6页).doc





《数字电子技术基础试题及答案41940(6页).doc》由会员分享,可在线阅读,更多相关《数字电子技术基础试题及答案41940(6页).doc(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-数字电子技术基础试题及答案41940-第 6 页系别 专业(班级) 姓名 学号 密封装订线数字电子技术基础期末考试试卷课程名称 数字电子技术基础 B 卷考试形式 闭卷 考核类型 考试本试卷共 3 大题,卷面满分100分,答题时间120分钟。题号一二三总分复核人得分得分评卷人一、填空题:(每题2分,共10分)1. 时序逻辑电路一般由 和 两分组成。2. 十进制数(56)10转换为二进制数为 和十六进制数为 。3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。5. 用6个D触发器设计一个计数器,则该计数器的最大模值M= 。 得分评
2、卷人二、化简、证明、分析综合题:(每小题10分,共70分)1写出函数F (A,B,C,D) =的反函数。2证明逻辑函数式相等:3已知逻辑函数F= (3,5,8,9,10,12)+d(0,1,2)(1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4555定时器构成的多谐振动器图1所示,已知R1=1K,R2=8.2K,C=0.1F。试求脉冲宽度T,振荡频率f和占空比q。图1密封装订线5某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态时, 、分别才为低电平(被译中)。图26触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画
3、出其波形。图3D= Qn+1= Q1=7. 已知电路如图4所示,试写出:驱动方程;状态方程;输出方程;状态表;电路功能。 图4得分评卷人密封装订线三、设计题:(每10分,共20分)1设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1” 的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。 A B C F2试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求:(1)列出计数器状态与V01、 V02的真值表;(2)画出逻辑电路图。图5741
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 试题 答案 41940

限制150内