电子技术基础(数字部分)第五版答案康华光(41页).doc
《电子技术基础(数字部分)第五版答案康华光(41页).doc》由会员分享,可在线阅读,更多相关《电子技术基础(数字部分)第五版答案康华光(41页).doc(41页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-电子技术基础(数字部分)第五版答案康华光-第 41 页第一章 数字逻辑习题11数字电路与数字信号图形代表的二进制数010110100114一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSBLSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1. 2数制将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 42.(2)127 (4)2.718解:
2、(2)(127)D=-1=(10000000)B-1=(1111111)B=(177)O=(7F)H 72(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1. 4二进制代码将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD试用十六进制写书下列字符繁荣ASC码的表示:P28(1)+ (2) (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASC码,然后将二进制码转换为十六进制数表示。(1)“+”的ASC码为0101011,则(00101011)B=(2B)H(2)的ASC码为1000000,(0
3、1000000)B=(40)H(3)you的ASC码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASC码为0110100,0110011,对应的十六紧张数分别为34,331. 6逻辑函数及其表示方法在图题1. 6.1中,已知输入信号A,B的波形,画出各门电路输出L的波形。解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数 习题解答用真值表证明下列恒等式(3)ABABAB=+(AB)=AB+AB解:真值表如下ABABABABABAB+AB0001011011000010100001100111由最右边2栏可知,与AB+AB的真值
4、表完全相同。用逻辑代数定律证明下列等式(3)()AABCACDCDEACDE+=+解:()AABCACDCDE+(1)ABCACDCDE=+AACDCDE=+ACDCDE=+ACDE=+用代数法化简下列各式(3)()ABCBC+解:()ABCBC+()(ABCBC=+ABACBBBCCBC=+(1ABCABB=+ABC=+(6)()()()(ABABABAB+解:()()()(ABABABAB+()()ABABABAB=.+.+BABAB=+ABB=+AB=+AB=(9)ABCDABDBCDABCBDBC+解:ABCDABDBCDABCBDBC+ABCDDABDBCDCBACADCDBACAD
5、BACDABBCBD=+画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门(1) LABAC=+(2)()LDAC=+(3)()(LABCD=+已知函数L(A,B,C,D)的卡诺图如图所示,试写出函数L的最简与或表达式解:(,)LABCDBCDBCDBCDABD=+用卡诺图化简下列个式(1)ABCDABCDABADABC+解:ABCDABCDABADABC+()()()()()ABCDABCDABCCDDADBBCCABCDD=+ABCDABCDABCDABCDABCDABCDABCD=+(6) (,)(0,2,4,6,9,13)(1,3,5,7,11,15)LABCDmd=+解:L
6、AD=+(7) (,)(0,13,14,15)(1,2,3,9,10,11)LABCDmd=+解:LADACAB=+已知逻辑函数LABBCCA=+,试用真值表,卡诺图和逻辑图(限用非门和与非门)表示解:1由逻辑函数写出真值表ABCL000000110101011110011011110111102由真值表画出卡诺图3由卡诺图,得逻辑表达式LABBCAC=+用摩根定理将与或化为与非表达式LABBCACABBCAC=+=.4由已知函数的与非-与非表达式画出逻辑图第三章习题3.1 MOS逻辑门电路根据表题所列的三种逻辑门电路的技术参数,试选择一 种最合适工作在高噪声环境下的门电路。表题逻辑门电路的技
7、术参数表(min)/OHVVVOL(max)/V(min)/IHVV(max)/ILVV逻辑门A2.40.420.8逻辑门B3.50.22.50.6逻辑门C4.20.23.20.8解:根据表题所示逻辑门的参数,以及式和式计算出逻辑门A的高电平和低电平噪声容限分别为:NHAV=2.4V2V=0.4V (min)OHV(min)IHV(max)NLAV=0.8V0.4V=0.4V (max)ILV(max)OLV同理分别求出逻辑门B和C的噪声容限分别为:NHBV=1VNLBV=0.4VNHCV=1VNLCV=0.6V电路的噪声容限愈大,其抗干扰能力愈强,综合考虑选择逻辑门C根据表题所列的三种门电路
8、的技术参数,计算出它们的延时-功耗积,并确定哪一种逻辑门性能最好表题逻辑门电路的技术参数表/pLHtn/pHLtn/DPmW逻辑门A11.216逻辑门B568逻辑门C10101解:延时-功耗积为传输延长时间与功耗的乘积,即DP= tpdPD根据上式可以计算出各逻辑门的延时-功耗分别为ADP =2PLHPHLtt+DP=(11.2)2ns+* 16mw=17.6* 1210.J=17.6PJ同理得出: BDP=44PJ CDP=10PJ,逻辑门的DP值愈小,表明它的特性愈好,所以逻辑门C的性能最好.为什么说74HC系列CMOS与非门在+5V电源工作时,输入端在以下四种接法下都属于逻辑0: (1)
9、输入端接地; (2)输入端接低于1.5V的电源; (3)输入端接同类与非门的输出低电压0.1V; (4)输入端接10k的电阻到地.解:对于74HC系列CMOS门电路来说,输出和输入低电平的标准电压值为:OLV=0.1V, ILV=1.5V,因此有:(1) =0 ViILV=1.5V,属于逻辑门0(2) 1.5V=ViILV,属于逻辑门0(3) 0.1ViILV=1.5V,属于逻辑门0(4)由于CMOS管的栅极电流非常小,通常小于1uA,在10k电阻上产生的压降小于10mV即Vi0.01V2.1V时,将使T1的集电结正偏,T2,T3处于饱和状态,这时VB1被钳位在2.4V,即T1的发射结不可能处
10、于导通状态,而是处于反偏截止。由(1)(2),当VB12.1V,与非门输出为低电平。(4)与非门输入端接10k的电阻到地时,教材图的与非门输入端相当于解图所示。这时输入电压为VI=(Vcc-VBE)=10(5-0.7)(10+4)=3.07V。若T1导通,则VBI=3.07+ VBE=3.07+0.5=3.57 V。但VBI是个不可能大于2.1V的。当VBI=2.1V时,将使T1管的集电结正偏,T2,T3处于饱和,使VBI被钳位在2.1V,因此,当RI=10k时,T1将处于截止状态,由(1)这时相当于输入端输入高电平。设有一个74LS04反相器驱动两个74ALS04反相器和四个74LS04反相
11、器。(1)问驱动门是否超载?(2)若超载,试提出一改进方案;若未超载,问还可增加几个74LS04门?解:(1)根据题意,74LS04为驱动门,同时它有时负载门,负载门中还有74LS04。从主教材附录A查出74LS04和74ALS04的参数如下(不考虑符号)74LS04:=8mA,=0.4mA;=0.02mA. (max)OLI(max)OHI(max)IHI4个74LS04的输入电流为:4=4(max)ILI0.4mA=1.6mA,4=4(max)IHI0.02mA=0.08mA2个74ALS04的输入电流为:2=2(max)ILI0.1mA=0.2mA,2=2(max)IHI0.02mA=0
12、.04mA。 拉电流负载情况下如图题解所示,74LS04总的拉电流为两部分,即4个74ALS04的高电平输入电流的最大值4=0.08mA电流之和为0.08mA+0.04mA=0.12mA.而74LS04能提供0.4mA的拉电流,并不超载。(max)IHI 灌电流负载情况如图题解所示,驱动门的总灌电流为1.6mA+0.2mA=1.8mA.而74LS04能提供8mA的灌电流,也未超载。(2)从上面分析计算可知,74LS04所驱动的两类负载无论书灌电流还是拉电流均未超图题所示为集电极门74LS03驱动5个CMOS逻辑门,已知OC门输管截止时的漏电流=0.2mA;负载门的参数为:=4V,=1V,=1A
13、试计算上拉电阻的值。从主教材附录A查得74LS03的参数为:=2.7V,=0.5V,=8mA.根据式形式可以计算出上拉电阻的值。灌电流情况如图题解所示,74LS03输出为低电平,=5(min)OHV(max)OLV(max)OLI(ILtotalIILI=50.001mA=0.005mA,有=(min)pR(max)(max)()DDOLOLILtotalVVII.(54)(80.005)VmA.0.56K拉电流情况如图题解所示,74LS03输出为高电平,(IHtotalI=5IHI=50.001mA=0.005mA 由于为了保证负载门的输入高电平,取=4V有 (min)OHV(min)IHV
14、(min)OHV(max)PR=(min)DDHOLtotalIHtotalVVoII.(54)VmA.=4.9K综上所述,PR的取值范围为0.564.9设计一发光二极管(LED)驱动电路,设LED的参数为FV=2.5V, DI=4.5Ma;若=5V,当LED发亮时,电路的输出为低电平,选出集成门电路的型号,并画出电路图.CCV解:设驱动电路如图题解所示,选用74LSO4作为驱动器件,它的输出低电平电流=8mA, =0.5V,电路中的限流电阻 (max)OLI(max)OLVR=(max)CCFOLDVVVI.=4.5vmA.444第四章 组合逻辑 习题解答412 组合逻辑电路及输入波形(A.
15、B)如图题所示,试写出输出端的逻辑表达式并画出输出波形。412.bmp4121.bmp解:由逻辑电路写出逻辑表达式LABABAB=+=.首先将输入波形分段,然后逐段画出输出波形。当A.B信号相同时,输出为1,不同时,输出为0,得到输出波形。如图所示4122.bmp421 试用2输入与非门设计一个3输入的组合逻辑电路。当输入的二进制码小于3时,输出为0;输入大于等于3时,输出为1。解: 根据组合逻辑的设计过程,首先要确定输入输出变量,列出真值表。由卡诺图化简得到最简与或式,然后根据要求对表达式进行变换,画出逻辑图1) 设入变量为输出变量为L,根据题意列真值表A B C L000000100100
16、011110011011110111112) 由卡诺图化简,经过变换得到逻辑表达式4211.bmp* LABCABC=+=3) 用2输入与非门实现上述逻辑表达式 4212.bmp427 某足球评委会由一位教练和三位球迷组成,对裁判员的判罚进行表决。当满足以下条件时表示同意;有三人或三人以上同意,或者有两人同意,但其中一人是叫教练。试用2输入与非门设计该表决电路。解: 1)设一位教练和三位球迷分别用A和表示,并且这些输入变量为1时表示同意,为0时表示不同意,输出L表示表决结果。L为1时表示同意判罚,为0时表示不同意。由此列出真值表输入 输出A B C D L0000000010001000011
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 基础 数字 部分 第五 答案 康华 41
限制150内