锁相环频率合成器的设计(30页).doc
《锁相环频率合成器的设计(30页).doc》由会员分享,可在线阅读,更多相关《锁相环频率合成器的设计(30页).doc(29页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-锁相环频率合成器的设计-第 23 页 南 京 理 工 大 学毕业设计说明书(论文)作 者: 准考证号: 教学点:淮安信息职业技术学院专 业:电子工程题 目:锁相环频率合成器的设计指导者: 评阅者: 2013 年 5 月毕业设计说明书(论文)中文摘要 由锁相环构成的间接式频率合成器在无线通信领域发挥着非常重要的作用。通常采用锁相频率合成器的输出信号来作为无线接收机中的本振信号,以使直接频率调制器、频率解调器能够从输入信号中再生载波。本文锁相频率合成器的整个设计方案,包括压控振荡器VCO电路设计、MB1504集成锁相环电路设计、以及单片机最小硬件系统、单片机与MB1504接口电路等硬件电路设计;
2、软件方面,以MB1504串行数据输入格式为标准,通过分析MB1504串行数据传输时序图,建立了串行通信协议。并对80MHz、84MHz、88MHz三个目标频率进行了编程研究。根据目标频率fvco和频率间隔f,通过编程调试获得了一系列合成频率分量,达到了设计要求。关键词 频率源 锁相环(PLL) 控振荡器(VCO) MB1504 MAX2620毕业设计说明书(论文)外文摘要Title Design 0f Phase-locked loop Frequency Synthesizer AbstractComposed of PLL indirect frequency synthesizer pl
3、ays an important role in the field of wireless communications. Usually the output of the phase-locked frequency synthesizer signal is used to as the local oscillator signal in the wireless receiver, in order to make direct frequency modulator, frequency modem can recycled carrier from the input sign
4、al.In this paper, the whole design scheme of phase-locked frequency synthesizer includes voltage-controlled oscillator VCO circuit design, MB1504 integrated phase-locked loop circuit design, MCU minimum hardware system, and design of single-chip microcomputer and MB1504 interface circuit. In the res
5、pect of software design, according to the standard of MB1504 the serial data input format , through the analysis of sequence diagram MB1504 serial data transmission, a serial communication protocol is established. Three frequency goals, such as the 80 MHz, 84 MHz, 88 MHz, are studied by programming.
6、 According to the target frequency fvco and frequency interval f, a series of synthetic frequency component are obtained through programming and debugging, which has reached the design requirements. Keywords: Frequency of the source Phase locked loop (PLL) Voltage Controlled Oscillators(VCO) MB1504
7、MAX2620目 次1 引言11.1 背景11.2 锁相环频率合成器的发展动态及意义22. 锁相频率合成器的硬件设计52.1 锁相环基本原理52.2 频率合成器总体设计方案92.3 频率合成器及其技术指标112.4 VCO电路设计(MAX2620)122.5 集成锁相环电路设计(MB1504)142.6 单片机控制电路设计173. 软件设计193.1 MB1504数据输入设计193.2 程序流程设计204 系统调试234.1 VCO调试234.2 分频器调试234.3 环路滤波器调试244.4 调试结果24结论26致谢27参考文献281 引言由锁相环构成的间接式频率合成器在无线通信领域发挥着非
8、常重要的作用。通常采用锁相频率合成器的输出信号来作为无线接收机中的本振信号,以使直接频率调制器、频率解调器能够从输入信号中再生载波。本文锁相频率合成器的整个设计方案,包括压控振荡器VCO电路设计、MB1504集成锁相环电路设计、以及单片机最小硬件系统、单片机与MB1504接口电路等硬件电路设计;软件方面,以MB1504串行数据输入格式为标准,通过分析MB1504串行数据传输时序图,建立了串行通信协议。并对80MHz、84MHz、88MHz三个目标频率进行了编程研究。根据MB1504的VCO输出频率fvco与分频比P、A、N之间的关系式PN+A=fvco/f,选取双模变模分频比为32/33,所以
9、P=32,根据目标频率fvco和频率间隔f,可以通过编程求取N、A,若固定频率间隔为2kHz,则R为2048。经过调试获得了一系列合成频率分量,达到了设计要求。1.1 背景随着计算机、通信、数字电视、卫星定位、雷达、导航、航空航天和遥控遥测技术的不断发展,对频率源的频率稳定度、频谱纯度、频率范围和输出频率个数的要求越来越高。为了提高频率稳定度,经常采用晶体振荡器等方法来解决,但它不能满足频率个数多的要求,因此,目前大量采用频率合成技术。通过对频率进行加、减、乘、除运算,可从一高稳定度和高准确度的标准频率源,产生大量的具有同一稳定度和准确度的不同频率。因此,频率合成器是从一个或多个参考频率中产生
10、多种频率的器件,它是现代电子系统必不可少的关键电路1-7。在微处理器、视频图像处理等大规模数字系统中,此频率的信号可用作的系统时钟和同步时钟,在通信系统的基带取样电路中,需要频率合成器提供精确的时钟,在通信系统的模拟前端电路中,频率合成器产生的信号可作为各种收发射机本地振荡信号,还可以完成调制、调解、载波和时钟恢复等功能。正是由于频率合成器的广泛应用于当代发展最快的高尖端信息产业,因此,频率合成器也得到了发展较快,形成了完善的系列品种,市场需求也特别大。 本论文设计的频率合成器主要产生用于大规模数字视频图像处理系统中所需的多种频率源,即系统时钟和传输的倍频同步时钟。频率源的性能指标直接关系到整
11、个系统的性能:如时钟的误差和不确定性。为了保证系统的优良性能,对时钟的性能要求主要有以下两个方面:抖动和寄生信号。抖动是指在时域中时钟边沿的随机波动,在频率域中称为相位噪声。它主要由于频率合成器中有源和无源器件的热噪声和1/f 噪声造成的。而寄生信号是由于系统中其它部分电路产生的干扰信号。另外,电源和衬底噪声也会引起频率和相位的偏移。为了减小这些噪声源,从频率合成器系统模型、电路结构以及版图设计等方面,优化频率合成器的性能是本工作的目的。在频率合成器中,压控振荡器的性能对整个频率合成器的性能起着关键性的作用,所以,设计一个低噪声压控振荡器可以优化整个系统的性能。这种情况一般是用外接谐振回路,如
12、变容二极管的LC 谐振回路具有非常高的Q 值,可减小噪声。然而,减少外接数目,提高集成度是现代集成电路的发展趋势。采用新的设计技术和电路结构来改善压控振荡器的性能越来越受到关注。全集成、低成本的环型压控振荡器的研究是目前的热点,也是本论文的重点工作。频率合成器的技术复杂度很高,经历了直接合成模拟式频率合成器、锁相环频频率合成器、直接数字频率合成器三个发展阶段3-5。目前,在各种电子系统中使用的频率合成器普遍采用锁相环频率合成器,通过编程数字控制,可获得不同的频点。锁相环频率合成器包含滤波器、可控分频器、鉴相器、压控振荡器及前置分频器等功能单元。频率合成器的最终发展方向是锁相式频率合成器、双环或
13、多环锁相式频率合成器、DDS 频率合成器,以及PLL 加DDS混合式频率合成器。因此,锁相式频率合成器和直接数字式频率合成器受到各界关注,并得到迅猛发展。1.2 锁相环频率合成器的发展动态及意义锁相环频率合成器的核心单元是锁相环路(Phase Locked Loop-PLL)。1932 年,H.de Bellescize 提出同步检波理论3,首次公开发表了对锁相环路的描述,但并未引起重视。1947 年,锁相环路第一次应用于电视接收机水平和垂直扫描的同步,从此锁相环开始得到了应用。由于技术上的复杂性以及较高的成本,锁相环的应用领域主要在航天,以及性能要求较高的精密测量仪器和通信设备方面。到了70
14、 年代,随着集成电路技术的发展,逐渐出现了集成的环路部件,通用单片集成锁相环路以及多种专用集成锁相环路,锁相环路逐渐变成了一个成本低,使用简便的多功能组件,这就为锁相技术在更为广阔的领域应用提供了条件。至今,普遍应用锁相技术的主要有频率合成,调制解调,电视机彩色副载波提取,FM 立体声解码等等3-7。目前,CMOS 集成锁相环频率合成器的研究趋势是频率更高、系统功能更强、制作工艺更先进、集成度更高、成本更低、功耗更低。双环或多环锁相式频率合成器。表1.1 总结了锁相环频率合成器研究领域近年来的发展情况。表 1.1 近年来CMOS 锁相环频率合成器的回顾来源频率范围相位噪声结构工艺电源电压功耗集
15、成度 8-97dBc/Hz 1MHz双环CMOS全集成 9-100dBc/Hz 1MHz单环 CMOS 3V 60mW全集成10-114dBc/Hz5MHz-100dBc/Hz5MHz单环 CMOS 2V 80mW全集成11 5GHz-116dBc/Hz 10MHz单环 CMOS全集成12 900MHz 100kHz单环 CMOS 1V 片外 VCO13 5GHz-101dBc/Hz 1MHz单环 CMOS1.5V(模拟)2V(数字) 25mW全集成14-106dBc/Hz 100kHz-104dBc/Hz 100kHz单环 CMOS 3V 60mW全集成15 900MHz 600kHz双环
16、CMOS 2V 34mW全集成16-110dBc/Hz 10MHz-100dBc/Hz 10MHz单环CMOS 47mW全集成 频率合成器的产品在国外已经发展得比较成熟,形成了各种类型的锁相环整数频率合成器,满足了通信、数字电视等领域的需要,形成了巨大的频率合成器市场。频率合成器已经与大规模数字系统集成在一起,形成了数字信号处理、频率合成器于一体的SOC 芯片。生产频率合成器的厂商主要有美国的国家半导体公司、Peregrine 公司、AD 公司、摩托罗拉公司、Qualcomm 公司、加拿大的Zarlink 公司、日本的三菱公司、富士通公司、荷兰的飞利浦公司等。美国Peregrine 公司生产的
17、锁相环整数频率合成器PE3236 工作频率在2.2GHz 以上,工作电压为3V。国家半导体公司生产的锁相环整数频率合成器LMX2347 采用BiCMOS 半导体工艺技术制造,工作频率达,电源电压为,功耗电流仅为。Zarlink 公司生产的频率合成器产品SP 系列,其工作频率为5003000MHz。美国AD 公司生产的频率合成器系列产品工作频率为5006000MHz。日本富士通公司生产的锁相式整数频率合成器产品,其工作频率为906000MHz。 在国内,频率合成器主要应用在数字电视、频率源、通信等领域,仅就数字电视而言,国内市场就十分巨大。由于我国数字电视业快速发展,数字电视IC 芯片需求发展很
18、快。但是,由于频率合成器的技术难度大,该类产品几乎全部依赖从国外进口。国内研究生产频率合成器的单位不多,国内巨大的频率合成器市场被国外产品所垄断。国内开发频率合成器的单位主要有无锡华润微电子公司、中电科技集团公司24 所。华润微电子公司生产的锁相环频率合成器CSCI145151 可替换美国摩托罗拉公司的MC145151 产品,具有低功耗,电压范围宽等特点,属于中低档频率合成器产品。中电科技集团公司24 所自主开发的SB3236 锁相式频率合成器,其性能与美国Peregrine 公司同类产品PE3236 一致,属中高档锁相式频率合成器。 另外,超高速分频器是构成锁相环频率合成器必不可少的关键电路
19、,它广泛应用于数字电视、通信、航空航天、遥控遥测以及高速仪器仪表等采用频率合成技术的领域。但是,从全球来看,随着小型化系统化应用的发展,单独的分频器的发展速度放慢,市场需求量减少,而对系统集成的频率合成器的需求迅速增加,由于应用与市场的牵引,相应的锁相环频率合成器的发展很迅速,品种逐渐增多,价格逐渐降低。国内市场对锁相式频率合成器的需求很大,许多原来采用分频器的厂商大多转向使用频率合成器来设计整机系统。这是开拓锁相环频率合成器市场的巨大商机。2. 锁相频率合成器的硬件设计2.1 锁相环基本原理锁相环(PLL)是一个相位跟踪系统。图2-1显示了最基本的锁相环方框图。它包括三个基本部件,鉴相器(P
20、D) 环路滤波器(LPF)和压控振荡器(VCO)AT89C51PDMB1504LPFRC滤波VCOMAX2620Ur(t)控制信号Ud(t)Uc(t)Uo(t)fvco图2- 1 基本的锁相环方框图设参考信号 (1)式中 ur为参考信号的幅度 r为参考信号的载波角频率 r(t)为参考信号以其载波相位rt为参考时的瞬时相位 若参考信号是未调载波时,则r(t)= 1=常数。设输出信号为 (2)式中 Uo为输出信号的振幅 o为压控振荡器的自由振荡角频率 o (t)为参考信号以其载波相位ot为参考时的瞬时相位, 在VCO未受控制前他是常数,受控之后他是时间函数。则两信号之间的瞬时相位差为 (3)由频率
21、和相位之间的关系可得两信号之间的瞬时频差为 (4)鉴相器是相位比较器,他把输出信号uo(t)和参考信号ur(t)的相位进行比较,产生对应于两信号相位差e (t)的误差电压ud(t)。环路滤波器的作用是滤除误差电压ud(t)中的高频成分和噪声,以保证环路所要求的性能,提高系统的稳定性。压控振荡器受控制电压uc(t)的控制,uc(t)使压控振荡器的频率向参考信号的频率靠近,于是两者频率之差越来越小,直至频差消除而被锁定。因此,锁相环的工作原理可简述如下:首先鉴相器把输出信号uo(t)和参考信号ur(t)的相位进行比较,产生一个反应两信号的相位差e (t)大小的误差电压ud(t),ud(t)经过环路
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 锁相环 频率 合成器 设计 30
限制150内