数字电子技术基础第五版期末考试题.(18页).doc
《数字电子技术基础第五版期末考试题.(18页).doc》由会员分享,可在线阅读,更多相关《数字电子技术基础第五版期末考试题.(18页).doc(19页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-数字电子技术基础第五版期末考试题.-第 19 页复习题一 选择题: 1下列各式中哪个是四变量A、B、C、D的最小项?( )aABC bABC cABCD dACD2组合逻辑电路的分析是指( )。a已知逻辑要求,求解逻辑表达式并画逻辑图的过程 b已知逻辑要求,列真值表的过程 c已知逻辑图,求解逻辑功能的过程3正逻辑是指( )。a高电平用“1”表示,低电平用“0”表示 b高电平用“0”表示,低电平用“1”表示 c高电平、低电平均用“1”或“0”表示4寄存器、计数器属于( )。a组合逻辑电路 b时序逻辑电路 c数模转换电路5全加器是指( )的二进制加法器。a两个同位的二进制数相加 b两个二进制数相
2、加 c两个同位的二进制数及来自低位的进位三者相加64选1数据选择器的输出表达式YA1A0 D0A1A0D1A1A0 D2A1A0D3,若用该数据选择器实现YA1,则D0D3的取值为( )。aD0 D11,D2D30 bD0 D30,D1D21 cD0 D1D2D317JK触发器用做 触发器时,输入端J、K的正确接法是( )。aJK bJ=K0 cJK18按触发信号触发方式的不同来分,触发器有( )。aSR、JK、D、T、T 五类 bTTL、CMOS两类 c电平触发、脉冲触发、边沿触发三类9经过有限个CLK,可由任意一个无效状态进入有效状态的计数器是( )自启动的计数器。a不能 b能 c不一定能
3、10在二进制算术运算中1+1=( )。a1 b0 c2113线8线译码器处于译码状态时,当输入A2A1A0=001时,输出=( )。a11101111 b10111111 c1111110112时序电路输出状态的改变( )。a仅与该时刻输入信号的状态有关 b仅与时序电路的原状态有关 c与a、b皆有关13已知F(ABCCD),可以确定使F0的情况是( )。aA0,BC1 bB1,C1 cC1,D0 dBC1,D114一只四输入端与非门,使其输出为0的输入变量取值组合有( )种。a15 b8 c7 d115T触发器,在T=1时,加上时钟脉冲,则触发器( )。a保持原态 b置0 c置1 d.翻转16
4、采用集电极开路的OC门主要解决了( )。aTTL门不能相“与”的问题 bTTL门的输出端不能“线与”的问题 cTTL门的输出端不能相“或”的问题17D/A转换器能够将数字信号转变成( )。a正弦信号 b数字信号 c模拟信号18电路如图所示,这是由555定时器构成的:( )a 多谐振荡器 b 单稳态触c施密特触发器 19多谐振荡器可产生( )a正弦波 b矩形脉冲 c三角波 20随机存取存储器具有()功能a读/写 b只读 c只写二、填空题: 1已知Y=A(B+C)+CD,则Y= _ _。2完成数制间的转换:(F A)16=( )2=( )8421BCD。3二进制加法计数器从0计数到十进制数25时,
5、需要_个触发器构成,有_个无效状态。4半导体存储器的种类很多,从制作工艺上可以分为_和_两大类。5_和_是衡量A/D转换器和D/A转换器性能优劣的主要标志。三、化简下列逻辑函数: 1F=AC+BC +AB(公式法)2F(A,B,C,D)(卡诺图法)3FABC + ABD + CD + AB C + ACD+ACD(卡诺图法)4F= ABCD+ ABD + ACD(公式法)四分析与设计: 1写出右图所示电路输出信号Y的逻辑表达式,并说明其功能。 2在下图所示边沿D触发器中,已知CLK、D的波形,试画出Q、Q 的波形,设触发器的初始状态为0。 3用与非门设计四人表决电路,当四人中有三人或三人以上赞
6、成时表示通过,其余情况时表示否决。 4分析下图所示电路的逻辑功能。(设初始状态为000) (1)驱动方程(2)状态方程:(3)输出方程:(4)状态转换表:(5)状态转换图 (6)电路功能:5用二进制计数器74LS161及适当门电路构成六进制计数器画出状态转换图及逻辑连线图。(设初始状态为0000) 附:部分答案 一. 选择题: 1. c 2. c 3. a 4. b 5. c 6. a 7. c 8. c 9. b 10. b 11. c 12. b 13. d 14.d 15. d 16. b 17. c 18. b 19. b 20. a二. 填空题:1. Y=(A+BC)(C+D)=AC
7、+BC+AD 2. 11111010 100101000 3. 5 64. 双极型 MOS型 5. 转换精度 转换速度三. 化简:(每题4分,共16分)四. 分析与设计:1. 解:功能: 同或或检偶电路(2分)2. 解:3. 解:)4. : (6). 电路功能:它是一个同步的五进制的可以自启动的加法计数器。 5:二 选择题: 1下列各式中哪个是三变量A、B、C的最小项?( )aABC bAABC cABC2组合逻辑电路的设计是指( )。a已知逻辑要求,求解逻辑表达式并画逻辑图的过程 b已知逻辑要求,列真值表的过程 c已知逻辑图,求解逻辑功能的过程3当TTL与非门的输入端通过一个小于700欧姆的
8、电阻接地时相当于输入为( )。a逻辑1 b逻辑0 c不确定4在二进制的逻辑运算中,1+1( )。a0 b1 c2 5半加器是指( )的二进制加法器。a两个同位的二进制数相加 b两个二进制数相加 c两个同位的二进制数及来自低位的进位三者相加64选1数据选择器的输出表达式YA1A0 D0A1A0D1A1A0 D2A1A0D3,若用该数据选择器实现YA1,则D0D3的取值为( )。aD0 D11,D2D30 bD0 D30,D1D21 cD0 D10,D2D317JK触发器的特性方程是( )。aQ*KQJQ bQ*JQKQ cQ*JQKQ8D触发器用做T 触发器时,输入端D的正确接法是( )。aDQ
9、 bD=Q cD19按逻辑功能的不同来分,触发器有( )。aSR、JK、D、T、T 五类 bTTL、CMOS两类 c电平触发、脉冲触发、边沿触发三类10一个四位二进制的加法计数器,由0000状态开始,经过28个时钟脉冲后,此计数器的状态为( )。a1011 b1100 c110111不属于时序逻辑电路的是( )。a寄存器 b编码器 c计数器123线8线译码器处于译码状态时,当输入A2A1A0=101时,输出=( )。a11101111 b10111111 c1111110113时序电路输出状态的改变( )。a仅与该时刻输入信号的状态有关 b仅与时序电路的原状态有关 c与a、b皆有关14已知F(
10、ABCCD),可以确定使F0的情况是( )。aA0,BC1 bB1,C1 cC1,D0 dBC1,D115一只四输入端与非门,使其输出为1的输入变量取值组合有( )种。a15 b8 c7 d116采用集电极开路的OC门主要解决了( )。aTTL门不能相“与”的问题 bTTL门的输出端不能“线与”的问题 cTTL门的输出端不能相“或”的问题17A/D转换器能够将模拟信号转变成( )。a正弦信号 b数字信号 c模拟信号18电路如图所示,这是由555定时器构成的:( )a 多谐振荡器 b 单稳态触c施密特触发器 19多谐振荡器可产生( )a正弦波 b矩形脉冲 c三角波20随机存取存储器具有()功能a
11、读/写 b只读 c只写二、填空题: 1已知Y=(AB+C) +D) +C,则Y= _ _。2完成数制间的转换:(A8)16=( )2=( )8421BCD。3二进制加法计数器从0计数到十进制24时,需要_个触发器构成,有_个无效状态。4半导体存储器的种类很多,从制作工艺上可以分为_和_两大类。5_和_是衡量A/D转换器和D/A转换器性能优劣的主要标志。三、化简下列逻辑函数: 1F(A,B,C,D)(卡诺图法)2F(A,B,C,D)(卡诺图法)3FABCD+ ABD + ACD(公式法)4F=AC+ABC+ACD+CD(公式法)四分析与设计: 1写出右图所示电路输出信号Y的逻辑表达式,并说明其功
12、能。 2在下图所示边沿JK触发器中,已知CLK、J、K的波形,试画出Q、Q 的波形,设触发器的初始状态为0。 3用8选1数据选择器74HC151产生逻辑函数ZA C DA B C DBCBC D。 4用二进制计数器74LS161及适当门电路构成十一进制计数器画出状态转换图及逻辑连线图。(设初始状态为0000)5分析下图所示电路的逻辑功能。(设初始状态为000) (1)驱动方程: (2)状态方程、 (3)输出方程:(4)状态转换表: (5)状态转换图:(6)电路功能附:部分答案选择题:1. c 2. a 3. b 4. b 5. a 6. c 7. c 8. b 9. a 10. b 11. b
13、 12. a 13. c 14.d 15. a 16. b 17. b 18. b 19. b 20. a二. 填空题:(每题2分,共10分)1. Y=(A+B)C ) D) C2. 10101000 101101000 3. 5 7 4. 双极型 MOS型 5. 转换精度 转换速度三. 化简: 四. 分析与设计: 1.功能: 同或或检偶电路2.3. 解:4. 解:5. 解: (6) 说明这个电路的逻辑功能:这个电路是一个可控计数器。当A0时,是一个加法计数器,在时钟信号连续作用下,Q2Q1的数值从00到11递增。当A1时,是一个减法计数器,在时钟信号连续作用下,Q2Q1的数值从11到00递减
14、。三 选择题: 1下列各式中哪个是四变量A、B、C、D的最小项?( )aABCD bABC cABD dABC D2组合逻辑电路的设计是指( )。a已知逻辑要求,求解逻辑表达式并画逻辑图的过程 b已知逻辑要求,列真值表的过程 c已知逻辑图,求解逻辑功能的过程3负逻辑是指( )。a高电平用“1”表示,低电平用“0”表示 b高电平用“0”表示,低电平用“1”表示 c高电平、低电平均用“1”或“0”表示4寄存器属于( )。a时序逻辑电路 b组合逻辑电路 c数模转换电路5半加器是指( )的二进制加法器。a两个同位的二进制数相加 b两个二进制数相加 c两个同位的二进制数及来自低位的进位三者相加64选1数
15、据选择器的输出表达式YA1A0 D0A1A0D1A1A0 D2A1A0D3,若用该数据选择器实现YA1,则D0D3的取值为( )。aD0 D11,D2D30 bD0 D30,D1D21 cD0 D1D2D317D触发器的特性方程是( )。aQ*DQ bQ*DQ cQ*D8JK触发器用做T触发器时,输入端J、K的正确接法是( )。aJK=T bJ=K0 cJK19按触发器逻辑功能的不同来分,触发器有( )。aSR、JK、D、T、T 五类 bTTL、CMOS两类 c电平触发、脉冲触发、边沿触发三类10TTL与非门悬空时相当于输入为( )。a逻辑1 b逻辑0 c不能确定11多谐振荡器能产生( )。a
16、正弦波 b脉冲波 c三角波12三位二进制译码器,其输出端共有( )。a4 b3 c813一个四位二进制的加法计数器,由0000状态开始,经过25个时钟脉冲后,此计数器的状态为( )。a1000 b1001 c101014在二进制的逻辑运算中,1+1( )。a0 b1 c2 15一只三输入端与非门,使其输出为0的输入变量取值组合有( )种。a15 b8 c7 d116下列说法不正确的是( )。a编码器是组合逻辑电路 b单稳态触发器有两个稳定状态 c计数器是组合逻辑电路 d寄存器是时序逻辑电路 17采用集电极开路的OC门主要解决了( )。aTTL门不能相“与”的问题 bTTL门的输出端不能“线与”
17、的问题 cTTL门的输出端不能相“或”的问题18A/D转换器能够将模拟信号转变成( )。a正弦信号 b数字信号 c模拟信号d脉冲信号19电路如图所示,这是由555定时器构成的:( )a 多谐振荡器 b 单稳态触发器b施密特触发器 20随机存取存储器具有()功能a读/写 b只读 c只写二、填空题: 1已知Y=AB+(C+D) ,则YD= _ _。2完成数制间的转换:(AF)16=( )2=( )8421BCD。3二进制加法计数器从0计数到十进制数27时,需要_个触发器构成,有_个无效状态。4半导体存储器的种类很多,从制作工艺上可以分为_和_两大类。5_和_是衡量A/D转换器和D/A转换器性能优劣
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 第五 期末 考试题 18
限制150内