计算机组成原理(白中英)本科生试题库整理附答案.pdf
《计算机组成原理(白中英)本科生试题库整理附答案.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理(白中英)本科生试题库整理附答案.pdf(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、.一、选择题1 1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( B B)计算机。)计算机。A并行B诺依曼C智能D 串行2 2 某机字长某机字长 3232 位,其中位,其中 1 1 位表示符号位。若用定点整数表示,则最小负整数为(位表示符号位。若用定点整数表示,则最小负整数为(A A)。)。A-(231-1)B-(230-1)C-(231+1)D -(230+1)3 3 以下有关运算器的描述,(以下有关运算器的描述,( C C )是正确的。)是正确的。A只做加法运算B只做算术运算C算
2、术运算与逻辑运算D 只做逻辑运算4 EEPROM4 EEPROM 是指(是指(D D )A读写存储器B只读存储器C闪速存储器D 电擦除可编程只读存储器5 5 常用的虚拟存储系统由(常用的虚拟存储系统由(B B )两级存储器组成,其中辅存是大容量的磁表面存储器。)两级存储器组成,其中辅存是大容量的磁表面存储器。Acache-主存B主存-辅存Ccache-辅存D 通用寄存器-cache6 RISC6 RISC 访内指令中,操作数的物理位置一般安排在(访内指令中,操作数的物理位置一般安排在(D D )A栈顶和次栈顶B两个主存单元C一个主存单元和一个通用D 两个通用寄存器寄存器7 7 当前的当前的 C
3、PUCPU 由(由(B B )组成。)组成。A控制器B控制器、运算器、cacheC运算器、主存D 控制器、ALU、主存8 8流水流水CPUCPU是由一系列叫做是由一系列叫做 段”的处理部件组成。段”的处理部件组成。 和具备和具备m m个并行部件的个并行部件的CPUCPU相比,相比, 一个一个m m段流水段流水CPUCPU的吞吐能力是的吞吐能力是 (A A ) 。A具备同等水平B不具备同等水平C小于前者D 大于前者9 9 在集中式总线仲裁中,(在集中式总线仲裁中,(A A )方式响应时间最快。)方式响应时间最快。A独立请求B计数器定时查询C 菊花链D 分布式仲裁10 CPU10 CPU 中跟踪指
4、令后继地址的寄存器是(中跟踪指令后继地址的寄存器是(C C )。)。A地址寄存器B指令计数器C程序计数器D 指令寄存器1111 从信息流的传输速度来看,(从信息流的传输速度来看,(A A )系统工作效率最低。)系统工作效率最低。A单总线B双总线C三总线D 多总线1212 单级中断系统中,单级中断系统中,CPUCPU 一旦响应中断,立即关闭(一旦响应中断,立即关闭(C C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。中断进行干扰。A中断允许B中断请求C中断屏蔽D DMA 请求1313 下面操作中应该由特权指令完
5、成的是(下面操作中应该由特权指令完成的是(B B )。)。A设置定时器的初值B从用户模式切换到管理员C开定时器中断D 关中断模式1414 冯诺依曼机工作的基本方式的特点是(冯诺依曼机工作的基本方式的特点是(B B )。)。A多指令流单数据流B按地址访问并顺序执行指令C 堆栈操作D 存贮器按内容选择地址1515 在机器数(在机器数(B B )中,零的表示形式是唯一的。)中,零的表示形式是唯一的。A原码B补码C移码D 反码1616 在定点二进制运算器中,减法运算一般通过(在定点二进制运算器中,减法运算一般通过( D D )来实现。)来实现。A原码运算的二进制减法B补码运算的二进制减法器C原码运算的
6、十进制加法器D 补码运算的二进制加法器器1717 某计算机字长某计算机字长 3232 位,其存储容量为位,其存储容量为 256MB256MB,若按单字编址,它的寻址,若按单字编址,它的寻址X X 围是(围是( D D )。)。A064MBB032MBC032MD 064M1818 主存贮器和主存贮器和 CPUCPU 之间增加之间增加 cachecache 的目的是(的目的是(A A )。)。A解决CPU和主存之间的B扩大主存贮器容量C扩大CPU中通用寄存器的D 既扩大主存贮器容量, 又扩速度匹配问题数量大 CPU 中通用寄存器的数量1919 单地址指令中为了完成两个数的算术运算,除地址码指明的
7、一个操作数外,另一个常需采用(单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用( C C )。)。A堆栈寻址方式B立即寻址方式C隐含寻址方式D 间接寻址方式2020 同步控制是(同步控制是( C C )。)。A只适用于CPU控制的方B只适用于外围设备控制的C由统一时序信号控制的方D 所有指令执行时间都相同式方式式的方式2121 描述描述 PCIPCI 总线中基本概念不正确的句子是(总线中基本概念不正确的句子是(CDCD )。)。APCI 总线是一个与处理BPCI 总线的基本传输机制CPCI 设备一定是主设备D 系统中只允许有一条PCI-优选.器无关的高速外围设备
8、是猝发式传送总线22 CRT22 CRT 的分辨率为的分辨率为 1024102410241024 像素,像素的颜色数为像素,像素的颜色数为 256256,则刷新存储器的容量为(,则刷新存储器的容量为( B B )A512KBB1MBC256KBD 2MB2323 为了便于实现多级中断,保存现场信息最有效的办法是采用(为了便于实现多级中断,保存现场信息最有效的办法是采用( B B )。)。A通用寄存器B堆栈C存储器D 外存2424 特权指令是由(特权指令是由(C C )执行的机器指令。)执行的机器指令。A中断程序B用户程序C 操作系统核心程序D I/O 程序2525 虚拟存储技术主要解决存储器的
9、(虚拟存储技术主要解决存储器的( B B )问题。)问题。A速度B扩大存储容量C成本D 前三者兼顾2626 引入多道程序的目的在于(引入多道程序的目的在于( A A )。)。A充分利用 CPU,减少等B提高实时响应速度C有利于代码共享,减少主D 充分利用存储器待 CPU 时间辅存信息交换量2727 下列数中最小的数是(下列数中最小的数是(C C )A(101001)2B(52)8C(101001)BCDD (233)162828 某某 DRAMDRAM 芯片,其存储容量为芯片,其存储容量为 5125128 8 位,该芯片的地址线和数据线的数目是(位,该芯片的地址线和数据线的数目是( D D )
10、 。A8,512B512,8C18,8D 19,82929 在下面描述的汇编语言基本概念中,不正确的表述是(在下面描述的汇编语言基本概念中,不正确的表述是( D D ) 。A对程序员的训练要求来B 汇编语言对机器的依赖性C用汇编语言编写程序的难D 汇编语言编写的程序执行说,需要硬件知识高度比高级语言小速度比高级语言慢3030 交叉存储器实质上是一种多模块存储器,它用(交叉存储器实质上是一种多模块存储器,它用( A A )方式执行多个独立的读写操作。)方式执行多个独立的读写操作。A流水B资源重复C顺序D 资源共享3131 寄存器间接寻址方式中,操作数在(寄存器间接寻址方式中,操作数在(B B )
11、 。A通用寄存器B主存单元C程序计数器D 堆栈3232 机器指令与微指令之间的关系是(机器指令与微指令之间的关系是( A A ) 。A用若干条微指令实现一B用若干条机器指令实现一C用一条微指令实现一条机D 用一条机器指令实现一条条机器指令条微指令器指令微指令3333 描述多媒体描述多媒体 CPUCPU 基本概念中,不正确的是(基本概念中,不正确的是( CD CD ) 。A多 媒 体 CPU 是 带 有BMMX 是一种多媒体扩展CMMX 指令集是一种多指D 多媒体 CPU 是以超标量结MMX 技术的处理器结构令流多数据流的并行处理构为基础的 CISC 机器指令3434 在集中式总线仲裁中,在集中
12、式总线仲裁中, (A A )方式对电路故障最敏感。)方式对电路故障最敏感。A菊花链B独立请求C计数器定时查询D3535 流水线中造成控制相关的原因是执行(流水线中造成控制相关的原因是执行( A A )指令而引起。)指令而引起。A条件转移B访内C算逻D 无条件转移36 PCI36 PCI 总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是(总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是( B B ) 。A采用同步定时协议B采用分布式仲裁策略C 具有自动配置能力D 适合于低成本的小系统3737 下面陈述中,不属于外围设备三个基本组成部分的是(下面陈述中,不属于外围设备三
13、个基本组成部分的是( D D ) 。A存储介质B驱动装置C控制电路D 计数器3838 中断处理过程中,中断处理过程中, (B B )项是由硬件完成。)项是由硬件完成。A关中断B开中断C保存 CPU 现场D 恢复 CPU 现场39 IEEE139439 IEEE1394 是一种高速串行是一种高速串行 I/OI/O 标准接口。以下选项中,标准接口。以下选项中, ( D D )项不属于)项不属于 IEEE1394IEEE1394 的协议集。的协议集。A业务层B链路层C物理层D 串行总线管理4040 运算器的核心功能部件是(运算器的核心功能部件是(B B ) 。A数据总线BALUC 状态条件寄存器D
14、通用寄存器4141 某单片机字长某单片机字长 3232 位,其存储容量为位,其存储容量为 4MB4MB。若按字编址,它的寻址。若按字编址,它的寻址 X X 围是(围是(A A ) 。A1MB4MBC4MD 1MB4242 某某 SRAMSRAM 芯片,其容量为芯片,其容量为 1M1M8 8 位,除电源和接地端外,控制端有位,除电源和接地端外,控制端有E E 和和 R/W#R/W#,该芯片的管脚引出线数目是(,该芯片的管脚引出线数目是( D D ) 。A20B28C30D 324343 双端口存储器所以能进行高速读双端口存储器所以能进行高速读/ /写操作,是因为采用(写操作,是因为采用( D D
15、 ) 。A高速芯片B新型器件C流水技术D 两套相互独立的读写电路-优选.4444 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用(单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用( C C ) 。A堆栈寻址方式B立即寻址方式C隐含寻址方式D 间接寻址方式4545 为确定下一条微指令的地址,通常采用断定方式,其基本思想是(为确定下一条微指令的地址,通常采用断定方式,其基本思想是( C C ) 。A用程序计数器 PC 来产B用微程序计数器PC来产C通过微指令顺序控制字段D 通过指令中指定一个专门生后继微指令地址生后继微指令地
16、址由设计者指定或由设计者字段来控制产生后继微指指定的判别字段控制产生令地址后继微指令地址二、填空题二、填空题1 字符信息是符号数据, 属于处理 ( 非数值) 领域的问题, 国际上采用的字符系统是七单位的(ASCII)码。P23P232 按 IEEE754 标准,一个 32 位浮点数由符号位 S(1 位)、阶码 E(8 位)、尾数M(23 位)三个域组成。其中阶码 E 的值等于指数的真值( e)加上一个固定的偏移值( 127)。P17P173 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间 )并行技术, 后者采用( 时间)并行技术。P86P864衡量总线性能的重要指标是(
17、总线带宽 ),它定义为总线本身所能达到的最高传输速率,单位是兆字节每秒( MB/s)。P186P1865 在计算机术语中,将 ALU 控制器和(cache )存储器合在一起称为(CPU )。P139P1396 数的真值变成机器码可采用原码表示法,反码表示法,( 补码)表示法,( 移码 )表示法。P19 - P21P19 - P217 7 广泛使用的( SRAM)和( DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P66P668 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P66P669 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址
18、,遇到转移指令时(跳跃)寻址。P123P12310 CPU 从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。11 定点 32 位字长的字,采用 2 的补码形式表示时,一个字所能表示的整数 X 围是(-2 的 31 次方到 2 的 31 次方减 1)。P20P2012 IEEE754 标准规定的 64 位浮点数格式中,符号位为 1 位,阶码为 11 位,尾数为 52 位,则它能表示的最大规格化正数为(+1+(1-252)21025)。P18P18?13 浮点加、减法运算的步骤是(0 操作处理 )、 (比较阶码大小并完成对阶 )、 ( 尾数进行加或减运算 )、(结果规格化并进行舍入
19、处理 )、(溢出处理 )。P52P52-优选.14 某计算机字长 32 位,其存储容量为 64MB,若按字编址,它的存储系统的地址线至少需要( 14)条。641024KB=2048KB(寻址 X 围)=20488(化为字的形式) 2143215 一个组相联映射的 Cache,有 128 块,每组 4 块,主存共有 16384 块,每块 64 个字,则主存地址共(20 )位, 其中主存字块标记应为 ( 8 ) 位, 组地址应为 (6 ) 位, Cache 地址共 ( 7) 位。218=1638464字28=26=12872 =128416384128416CPU 存取出一条指令并执行该指令的时间
20、叫( 指令周期),它通常包含若干个(CPU 周期 ),而后者又包含若干个(时钟周期 )。P131P13117 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13P1318 十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19P191919 一个定点数由符号位和数值域两部分组成。按小数点位置不同,定点数有(纯小数 )和(纯整数 )两种表示方法。P16P1620 对存储器的要求是容量大、速度快、成本低,为了解决这三方
21、面的矛盾,计算机采用多级存储体系结构,即( 高速缓冲存储器)、( 主存储器 )、(外存储器 )。P66P6621 高级的 DRAM 芯片增强了基本 DRAM 的功能,存取周期缩短至 20ns 以下。举出三种高级 DRAM 芯片,它们是( FPM-DRAM)、( CDRAM)、(SDRAM)。P75P7522 一个较完善的指令系统,应当有(数据处理)、(数据存储 )、(数据传送 )、( 程序控制 )四大类指令。P119P11923 机器指令对四种类型的数据进行操作。这四种数据类型包括(地址 )型数据、 ( 数值)型数据、 ( 字符)型数据、( 逻辑 )型数据。P110P11024 CPU 中保存
22、当前正在执行的指令的寄存器是( 指令寄存器 ),指示下一条指令地址的寄存器是(程序寄存器 ),保存算术逻辑运算结果的寄存器是( 数据缓冲寄冲器 )和( 状态字寄存器 )。P129P12925 数的真值变成机器码时有四种表示方法,即( 原码)表示法,( 补码 )表示法,( 移码 )表示法,( 反码 )表示法。P19 - P21P19 - P21-优选.26 主存储器的技术指标有( 存储容量 ),( 存取时间 ),( 存储周期 ),( 存储器带宽 )。P67P6727cache 和主存构成了( 内存储器 ) ,全由( CPU)来实现。P66P6631 接使用西文键盘输入汉字,进行处理,并显示打印汉
23、字,要解决汉字的(输入编码 )、(汉字内码 )和(字模码 )三种不同用途的编码。P24P24三、简答题1 假设主存容量 16M32 位,Cache 容量 64K32 位,主存与 Cache 之间以每块 432 位大小传送数据,请确定直接映射方式的有关参数,并画出内存地址格式。解:64 条指令需占用操作码字段(OP)6 位,源寄存器和目标寄存器各4 位,寻址模式(X)2 位,形式地址(D)16 位,其指令格式如下:3126 2522 2118 1716 150OP目标源D寻址模式定义如下:X= 0 0 寄存器寻址操作数由源寄存器号和目标寄存器号指定X= 0 1 直接寻址有效地址E= (D)X=
24、1 0 变址寻址有效地址E= (Rx)DX= 1 1 相对寻址有效地址E=(PC)D其中 Rx为变址寄存器(10 位) ,PC 为程序计数器(20 位) ,位移量 D 可正可负。该指令格式可以实现 RR 型,RS型寻址功能。2 指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU 如何区分读出的代码是指令还是数据。解:计算机可以从时间和空间两方面来区分指令和数据,在时间上,取指周期从内存中取出的是指令,而执行周期从内存取出或往内存中写入的是数据, 在空间上, 从内存中取出指令送控制器, 而执行周期从内存从取的数据送运算器、往内存写入的数据也是来自于运算器。4用定量分析方法证明多模块交叉
25、存储器带宽大于顺序存储器带宽。证明:假设(1)存储器模块字长等于数据总线宽度(2)模块存取一个字的存储周期等于T.(3)总线传送周期为(4)交叉存储器的交叉模块数为m.交叉存储器为了实现流水线方式存储,即每通过时间延迟后启动下一模快,应满足T = m,(1)交叉存储器要求其模快数=m,以保证启动某模快后经过m时间后再次启动该模快时, 它的上次存取操作已经完成。这样连续读取 m 个字所需要时间为t1 = T + (m 1) = m + m = (2m 1) (2)故交叉存储器带宽为 W1 = 1/t1 = 1/(2m-1)(3)而顺序方式存储器连续读取m 个字所需时间为t2 = mT = m2(
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 白中英 本科生 试题库 整理 答案
限制150内