集成电子技术基础教程 第二篇第4章(12-1).ppt





《集成电子技术基础教程 第二篇第4章(12-1).ppt》由会员分享,可在线阅读,更多相关《集成电子技术基础教程 第二篇第4章(12-1).ppt(20页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、集成电子技术基础教程,2003 2004学年第1学期,自动化(控制系) 01010103班,第二篇 数字电路和系统,第四章 集成触发器和时序逻辑电路,2.4.8 用PLD器件设计时序逻辑电路,在第三章时,已介绍过PLD器件,那时是用可编程的“与”阵列和“或”阵列实现各种组合逻辑电路。,时序电路的核心器件为寄存器。当用PLD设计时序逻辑电路时,必须选用包含寄存器的PLD器件。,在低密度PLD的基本结构中,寄存器主要设置在输出电路中,通常称包含寄存器的低密度PLD器件为时序型PLD器件 。,应用最广泛的低密度时序型PLD器件为GAL器件。,一、通用阵列逻辑器件GAL,GAL16V8器件电路图,GA
2、L16V8器件特点,GAL器件和PAL器件一样也是由可编程的与阵列和固定的或阵列构成。,每个输出端采用了可编程的逻辑宏单元OLMC (Output Logic Micro Cell) 。,GAL16V8器件的与阵列中有8个专用输入变量,8个反馈变量,共有64个与项构成。,输出由8个OLMC单元构成,进入每个OLMC单元的乘积项为8个,相应的或阵列有8个,每个或阵列的规模为8个与项。,1脚和11脚直接进入OLMC单元用于配置OLMC单元的结构,OLMC单元的结构,OLMC的工作模式有5种,在结构控制字中主要由可编程系数SYN(对OLMC单元12和单元19而言)、AC0、AC1(n)、AC1(m)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电子技术基础教程 第二篇第4章12-1 集成 电子技术 基础教程 第二 12

限制150内